Está en la página 1de 6

Biestables Síncronos y Asíncronos

Resumen: El siguiente trabajo pretende conocer el A. Latch RS (NAND)


funcionamiento y las principales aplicaciones de los latches y flip
flop aplicados a diferentes circuitos cuyo funcionamiento pueda ser
estudiado y mejorado a través de análisis y conclusiones.
Palabras Clave: Latch, flip flop, circuitos.

Abstract: The following work tries to know the operation and the
main applications of the closures and flip flops applied to different
circuits whose operation can be studied and improved through
analysis and conclusions.
Key words: Latch, flip flop, circuits.

I. INTRODUCCIÓN

En el presente laboratorio, se desarrollara el análisis


Fig1. Diagrama Latch RS (NAND)
funcional de los biestables asincronos y síncronos; los cuales
representan los dispositivos fundamentales para el diseño de
registros, Contadores, Maquinas de estados, memorias y todo
circuito secuencial. R S Qn 1 Qn 1
0 0 1 1
II. OBJETIVOS DEL EXPERIMENTO 1 0
0 1
1 0 0 1
- Corroborar el funcionamiento de cada latch y flip flop a
través de leds. 1 1 Qn Qn
- Mejorar en el montaje y cableado de circuitos en el
protoboard. Tabla1. Tabla de verdad Latch RS (NAND)
- Poder identificar fallos analizando y comprobando su
funcionamiento para poder corregirlos,
- Realizar tablas de verdad para cada circuito y así B. Latch RS (OR)
observar su comportamiento.

III. MATERIALES

- Circuitos Integrados TTL: 7400, 7402,7474,


7476,74266.
- Protoboard.
- Dipswitch.
- Cables de conexión.
- Resistencias de 100 Ohmios.
- Diodos LEDs.
- Resistencias 1/4W Fig2. Diagrama Latch RS (OR)

IV. INFORME PREVIO


R S Qn 1 Qn 1
1. Describir el concepto de Biestable asíncrono, analice su 0 0 Qn Qn
funcionamiento y mencione los tipos de latches.
0 1 1 0
Un biestable asíncrono, o Latch, es aquel dispositivo 1 0 0 1
secuencial que monitorea sus entradas de manera continua 1 1 0 0
haciendo que las salidas del dispositivo dependan solo de los
estados de sus entradas esto de manera independiente de una
señal de reloj (clock). Tabla2. Tabla de verdad Latch RS (OR)
2. Describir el concepto de Biestable síncrono, analice su
funcionamiento y describa los flip flops convencionales.

Son los circuitos que tienen una señal de control que indica
cuando pueden cambiar de valor. Hay de dos tipos, los
activos por nivel y los activos por flanco. Para establecer los
instantes de tiempo en un circuito secuencial basado en
biestable conlleva a la introducción de señales de reloj o
clock que indicará dicho instante.

A. F-F Tipo RS

Fig6. Tabla de excitación F-F Tipo JK

C. F-F Tipo D

Fig3. Diagrama F-F Tipo RS

Fig7. Diagrama F-F Tipo D

Fig4. Tabla de excitación F-F Tipo RS

B. F-F Tipo JK Fig8. Diagrama F-F Tipo D

D. F-F Tipo T

Fig5. Diagrama F-F Tipo JK

Fig9. Diagrama y table de exitación F-F Tipo D


3. De los manuales técnicos obtener los IC TTL y CMOS; que
realizan la función de latches y flip flops, analice su tabla de
verdad y funcionamiento.

- El 7473 y el 74HC73 tienen la misma representación,


poseen una salida a reset y se activan en flanco de
bajada.

Fig13. Esquema IC 74S113

- El 74S114, 74ALS114 o 74LS114 se comporta como


un flip flop doble con clock comun, posee una entrada
comun para reset y dos diferentes de set. Tienen salidas
independientes y se activan en flanco de bajada.
Fig10. Esquema IC 7473

- El 74HC76, 74LS76 y 7476 son los flip flop


comerciales, con dos salidas de reset y clear que se
activan en flanco de bajada.

Fig14. Esquema IC 74LS114

- El 7479, 74ALS109, 74F109, 74HC109 o 74LS109 se


comporta como un flip flop JK con dos entradas para
Fig11. Esquema IC 7476 reset y set, se activan en flanco de subida.
- El 74107 o 74HC107 se comporta como un flip flop JK
con una salida para reset, se activa en flanco de bajada.

Fig15. Esquema IC 74LS109

4. ¿Cuál es la diferencia principal entre un latch y un flip


Fig12. Esquema IC 74107 flop?
- El 74LS113, 74S113 o 74ALS113 se comporta como La diferencia radica que el término Flip-Flop se asume para un
un flip flop JK con una salida para set, se activa en dispositivo secuencial que muestre sus entradas y cambie sus
flanco de bajada. salidas en tiempos determinados por una señal de reloj (clock).
Por otro lado, el nombre o término Latch, se usa para los
dispositivos secuenciales que monitorea de forma continua sus
entradas y cambia sus salidas independientemente de la señal
de reloj. Esto es que, un Flip-Flop utiliza como entrada CLK
una señal de pulso mientras que el Latch utiliza una señal de
nivel.
5. Analice el funcionamiento del Flip Flop Maestro-Esclavo; 7. Utilizando Flip Flop JK, desarrollar los circuitos para
investigar sus ventajas. convertir:

Un Flip-Flop maestro-esclavo es denominado también llamado A. F-F Tipo RS


principal-secundario. Están compuestos por dos RS, JK o D
síncronos en los que el primero funcionará con el flanco de S-R
subida y el segundo tomará el rol con el flanco de bajada. J-K Entradas Salidas
Entradas
El biestable maestro está habilitado cuando llega el flanco S R Qn Qn+1 J K
positivo. En ese intervalo de tiempo, las salidas irán acorde con 0 0 0 0 0 X
las entradas. Toda variación hará que la salida cambie. Cuando 0 0 1 1 X 0
llega el flanco negativo al esclavo, este se habilita. Es en este 0 1 0 0 0 X
instante donde toma la salida del maestro como entrada. 0 1 1 0 X 1
1 0 0 1 1 X
Debido a esto, después de flanco negativo de reloj, la salida del 1 0 1 1 X 0
biestable esclavo será la equivalente a la salida almacenada en 1 1 Invalido Invalido - -
el biestable maestro. La salida del esclavo es la salida del
1 1 Invalido Invalido - -
biestable completo.
Tabla4. Tabla de conversión

Fig16. Diagrama de un flip flop Maestro - Esclavo

S R CP Q(n+1)
0 0  Q(n)
Fig17. Reducción por Karnaugh para S
0 1  0
1 0  1
1 1  x

Tabla3. Tabla de transición

Una de las ventajas de utilizar estos biestables es porque los


Flip Flop Maestro-Esclavo no se habilitan al mismo tiempo o
de manera paralela. Es por ello que se les denomina que no
son transparentes. La información lograda en una de las
transiciones de la señal de reloj se mantiene hasta que ocurra Fig18. Reducción por Karnaugh para R
otro proceso similar, hasta que el flanco positivo que active al
maestro.

6. Describir las características de disparo de Flip Flops por


pulso y por flanco

A. Flip flop de disparo por flanco

Es la arquitectura más empleada para diseñar los circuitos.


Solo cambia de valor en los flancos de reloj que normalmente
suelen ser en los de subida, pero también pueden ser en los de
bajada. El cambio a la salida del biestable se produce después
del flanco de reloj.

B. Flip flop de disparo por pulso


Fig19. Circuito conversor F-F JK a F-F RS
También llamados por nivel son aquellos que actúan solo con
los niveles de amplitud 0 o 1
B. F-F Tipo D C. F-F Tipo T

D Entradas Salidas S-R Entradas T Entradas Salidas S-R Entradas


D Qn Qn+1 J K T Qn Qn+1 J K
0 0 0 0 X
0 0 0 0 X 0 1 1 X 0
0 1 0 X 1 1 0 1 1 X
1 0 1 1 X 1 1 0 X 1
1 1 0 X 0
Tabla6. Tabla de conversión
Tabla5. Tabla de conversión

Fig23. Reducción por Karnaugh para T


Fig20. Reducción por Karnaugh para D

Fig24. Reducción por Karnaugh para T


̅
Fig21. Reducción por Karnaugh para 𝐷

Fig22. Circuito conversor F-F JK a F-F D


Fig25. Circuito Conversor F-F JK a F-F T
V. CONCLUSIONES

- Un biestable puede usarse para almacenar un bit. La


información contenida en muchos biestables puede
representar el estado de un secuenciador, el valor de un
contador, un carácter ASCII en la memoria de un
ordenador, o cualquier otra clase de información.
- La familia lógica en que se desarrollan el mayor
número de circuitos integrados es la TTL debido a su
buena velocidad principalmente, aunque la tecnología
CMOS también es una buena alternativa en precio y
consumo.

REFERENCIAS
[1] Biestables, 2019. [Online]. Available:
http://www.esi.uclm.es/www/isanchez/teco0910/tema9.pdf/ [Accessed:
4- Sept.- 2019].

[2] Dispositivos Biestables, 2019. [Online]. Available:


https://kerchak.com/dispositivos-biestables/ [Accessed: 4- Sept.- 2019].

[3] El flip flop SR (2019). [online] Available at:


http://www.hpca.ual.es/~vruiz/docencia/laboratorio_estructura/practicas
/html/node26.html [Accessed 4-Sept.-2019].

[4] Sistemas Digitales: Principios y Aplicaciones, Ronald Tocci, Pearson 8va


Edición.

[5] Fundamentos de sistemas digitales, Thomas L. Floyd, Pearson 9na


Edición.

También podría gustarte