Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Aplicaciones de Flip-Flops
NARVAEZ TITUAÑA STALIN ALEXANDER Se denominan asíncronos cuando los flip-flops son
FONTE PAISANO STIVEN ALFONSO independientes de la señal de relojes es decir no
depende de los flancos de disparo de la señal de reloj
para producir un cambio de estado, ya que cuentan con
dos entradas adicionales denominadas de inicialización o
10 JUL 2019 preset y de borrado o clear, estos flip-flops también tiene
entradas de activación las cuales van a depender de la
Resumen—En la práctica de laboratorio, se realizó la señal de reloj las cuales son set o de activación directa y
implementación de dos circuitos contadores asíncronos, reset de desactivación directa, el más utilizado es el flip-
mediante la utilización de flip-flops, un contador flop J-K, se lo puede observar en la imagen 1. [1]
descendente modulo 16 y un contador ascendente módulo
11, para la segunda parte de la práctica se realizó un
contador asíncrono ascendente módulo 16, además se
utilizó un circuito con el integrado 555 para proveer una
señal de reloj ajusta a 1 Hz.
Ejercicio2. 1 1 1 1 15
1 1 1 0 14
Diseñar un circuito contador binario asincrónico
ascendente módulo 11 en base a Flip Flops JK. La cuenta 1 1 0 1 13
debe visualizarse en dos displays de 7 segmentos para 1 1 0 0 12
las unidades y para las decenas.
1 0 1 1 11
La implementación del contador ascendente módulo 1 0 1 0 10
11 se la puede observar en la imagen 12 de la parte de
anexos, en la tabla 2 a continuación se puede observar 1 0 0 1 9
los elementos usados para la implementación práctica del 1 0 0 0 8
circuito.
Tabla 2: Elementos usados en el contador MOD-11 0 1 1 1 7
0 1 1 0 6
Elementos Cantidad Código o
Valor 0 1 0 1 5
Fuente DC 1 5V
0 1 0 0 4
Compuertas 4 74112
lógicas 1 74283 0 0 1 1 3
1 555 0 0 1 0 2
2 7448
6 7408 0 0 0 1 2
1 7432 0 0 0 0 0
Resistencias 2 220 Ω
1 4.7 KΩ
Display 2 7 segmentos
Capacitores 1ceramico 100nF
1electrolitico 100uF
ESFOT INFORME N°9 TEM425L - LCL
A continuación se puede observar el diagrama de
tiempos del contador asíncrono MOD-16 en la imagen 5.
Para realizar el truncamiento se debe conectar con
circuitería adicional los flip-flops, en este caso se debe
conectar Q3 y Q1 a una compuerta AND y el resultado de
este producto se debe conectar junto a Q0 a una
compuerta NAND y por último la salida de esta debe estar
conectada a una compuerta AND junto al circuito de
reset, el producto de esta última conexión debe ir a las
entradas de clear de todos los flip-flops, esta conexión se
puede observar en la imagen de la parte de anexos.
RECOMENDACIONES:
Se debe mencionar que todos los circuitos
implementados fueron disparados por el flanco negativo Usar resistencias de precisión para que la señal del
de la señal de reloj, tal como se puede observar en los reloj funcione de manera adecuada y su frecuencia no
diferentes diagramas de tiempo antes mencionados. este variando, a causa de las tolerancias de las
resistencias comerciales. (STALIN NARVAEZ)
VI. BIBLIOGRAFIA
VII. ANEXOS
Imagen 10: Diagrama de tiempos del contador asíncrono MOD-32 ascendente por flanco positivo y descendente por flanco negativo
ESFOT INFORME N°9 TEM425L - LCL