Está en la página 1de 11

ESFOT INFORME N°9 TEM425L - LCL

Aplicaciones de Flip-Flops

NARVAEZ TITUAÑA STALIN ALEXANDER Se denominan asíncronos cuando los flip-flops son
FONTE PAISANO STIVEN ALFONSO independientes de la señal de relojes es decir no
depende de los flancos de disparo de la señal de reloj
para producir un cambio de estado, ya que cuentan con
dos entradas adicionales denominadas de inicialización o
10 JUL 2019 preset y de borrado o clear, estos flip-flops también tiene
entradas de activación las cuales van a depender de la
Resumen—En la práctica de laboratorio, se realizó la señal de reloj las cuales son set o de activación directa y
implementación de dos circuitos contadores asíncronos, reset de desactivación directa, el más utilizado es el flip-
mediante la utilización de flip-flops, un contador flop J-K, se lo puede observar en la imagen 1. [1]
descendente modulo 16 y un contador ascendente módulo
11, para la segunda parte de la práctica se realizó un
contador asíncrono ascendente módulo 16, además se
utilizó un circuito con el integrado 555 para proveer una
señal de reloj ajusta a 1 Hz.

Abstract—In the laboratory practice, the implementation


of two asynchronous counters circuits was carried out,
using flip-flops, a module 16 descending meter and a
module 11 up-counter, for the second part of the practice Imagen 2: Flip-Flop asíncrono tipo J-K
an ascending asynchronous counter module was made 16,
in addition a circuit with the integrated 555 was used to A continuación en la siguiente imagen 2 podemos
provide a clock signal adjusted to 1 Hz. observar el diagrama de tiempo del flip-flop asíncrono tipo
J-K.
I. MARCO TEORICO
FLIP-FLOPS

Los flip-flops también conocidos como multivibradores


biestables son circuitos los cuales necesitan una señal de
reloj para funcionar, estos circuitos multivibradores
pueden ser síncronos o asíncronos.
Se denominan síncronos cuando realizan un cambio
de estado el cual va a estar sincronizado con la señal de
reloj, este cambio de estado se puede dar con el disparo Imagen 3: Diagrama de tiempo de un flip-flop asíncrono tipo J-K
por flanco positivo o por flanco negativo, en cualquiera de
los dos estados el flip-flop trabaja de la misma forma, se CONTADORES ASINCRONOS
pueden encontrar flip-flops tipo S-R, D y los más Una de las aplicaciones más importantes de los flip-
utilizados los de tipo J-K, los símbolos lógicos de estos flops son los contadores digitales, el término asíncrono se
dispositivos se muestran en la imagen 1. [1] refiere a los sucesos que no poseen una relación
temporal fija entre ellos y que, generalmente, no ocurren
al mismo tiempo. Un contador asíncrono es aquél en el
que los flip-flops del contador no cambian de estado
exactamente al mismo tiempo, dado que no comparten el
mismo impulso de reloj, en la siguiente imagen 3 se
puede observar la conexión de un contador de 2 bits. [1]

Imagen 4: Contador asíncrono de 2 bits


Imagen 1: Símbolos lógicos de los Flip-Flop
ESFOT INFORME N°9 TEM425L - LCL
II. CIRCUITOS IMPLEMENTADOS
Ejercico1. Ejercicio3.
Implementar un circuito contador binario asincrónico Diseñar un circuito contador binario asíncrono
módulo 16 descendente con el uso de FF tipo JK y de un ascendente módulo 16 en base a Flip-Flops J-K, la cuenta
LM555 para proveer la señal de reloj a 1Hz. La cuenta debe visualizarse en dos displays de 7 segmentos para
debe visualizarse en dos displays de 7 segmentos para las unidades y para las decenas.
las unidades y para las decenas.

La implementación teórica del circuito se la puede La implementación teórica se la puede observar en la


observar en la imagen 11 de la parte de anexos, en la imagen 13 de la parte de anexos. Los elementos usados
tabla a continuación, en la tabla1 puede observar los en la práctica los puede observar en la tabla 1, antes
elementos utilizados para la implementación practica del mencionada.
contador módulo 16 descendente.

Tabla 1: Elementos usados en el contador MOD-16 III. ANALISIS DE RESULTADOS

Elementos Cantidad Código o En el ejercicio 1 de la práctica se desarrolló un


Valor contador asíncrono descendente MOD-16 a partir de la
Fuente DC 1 5V conexión de los diferentes flip-flops, se debe mencionar
Compuertas 4 74112 que este tipo de circuitos necesitan de una señal de reloj
lógicas 1 74283 la cual se obtiene de un circuito aparte implementado con
1 555 el integrado 555, se debe tener en cuenta que los
2 7448 contadores asíncronos no dependen de la señal de reloj,
3 7408 por esta razón en el conteo después de un cierto tiempo
1 7432 existe un retraso con respecto a la señal del reloj.
Resistencias 2 220 Ω A continuación en la tabla 3, se puede observar la tabla
1 4.7 KΩ de verdad del contador MOD-16.
Display 2 7 segmentos Tabla 3: Tabla de verdad contador asíncrono MOD-16 descendente
Capacitores 1ceramico 100nF
1electrolitico 100uF Q3 Q2 Q1 Q0 #

Ejercicio2. 1 1 1 1 15
1 1 1 0 14
Diseñar un circuito contador binario asincrónico
ascendente módulo 11 en base a Flip Flops JK. La cuenta 1 1 0 1 13
debe visualizarse en dos displays de 7 segmentos para 1 1 0 0 12
las unidades y para las decenas.
1 0 1 1 11
La implementación del contador ascendente módulo 1 0 1 0 10
11 se la puede observar en la imagen 12 de la parte de
anexos, en la tabla 2 a continuación se puede observar 1 0 0 1 9
los elementos usados para la implementación práctica del 1 0 0 0 8
circuito.
Tabla 2: Elementos usados en el contador MOD-11 0 1 1 1 7
0 1 1 0 6
Elementos Cantidad Código o
Valor 0 1 0 1 5
Fuente DC 1 5V
0 1 0 0 4
Compuertas 4 74112
lógicas 1 74283 0 0 1 1 3
1 555 0 0 1 0 2
2 7448
6 7408 0 0 0 1 2
1 7432 0 0 0 0 0
Resistencias 2 220 Ω
1 4.7 KΩ
Display 2 7 segmentos
Capacitores 1ceramico 100nF
1electrolitico 100uF
ESFOT INFORME N°9 TEM425L - LCL
A continuación se puede observar el diagrama de
tiempos del contador asíncrono MOD-16 en la imagen 5.
Para realizar el truncamiento se debe conectar con
circuitería adicional los flip-flops, en este caso se debe
conectar Q3 y Q1 a una compuerta AND y el resultado de
este producto se debe conectar junto a Q0 a una
compuerta NAND y por último la salida de esta debe estar
conectada a una compuerta AND junto al circuito de
reset, el producto de esta última conexión debe ir a las
entradas de clear de todos los flip-flops, esta conexión se
puede observar en la imagen de la parte de anexos.

A continuación en la siguiente imagen 6, se puede


observar el diagrama de tiempos del contador asíncrono
Imagen 5: Diagrama de tiempos contador asíncrono MOD-11 ascendente.
MOD-16 descendente

En el ejercicio 2 se realizó un contador asíncrono


MOD-11 ascendente, a partir de la conexión de flip-flops,
para este contador de la misma manera se utilizó 4 fli-
flops tipo J-K, con la diferencia de que se tuvo que truncar
en el número 11, para que el contador llegue solo hasta
el 10 y empiece de nuevo la cuenta desde cero.

A continuación se presenta la tabla de verdad del


contador asíncrono MOD-11, en la tabla 4, ascendente
con el respectivo truncamiento.

Imagen 6: Diagrama de tiempos del contador asíncrono MOD-11


Tabla 4: Tabla de verdad del contador asíncrono MOD-11 ascendente ascendente

Q3 Q2 Q1 Q0 # Se debe mencionar que el contador MOD-11 no


funciono, debido a muchos factores que se tomaron en
0 0 0 0 0 cuenta como, fallas en los integrados 74283, fallas en los
0 0 0 1 1 integrados 7408, el contador realizaba una cuenta hasta
el número 9 y regresaba nuevamente a realizar el conteo
0 0 1 0 2 a partir del número 2.Cabe mencionar que cuando se
0 0 1 1 3 producen este tipo de fallas lo más seguro es que se esté
produciendo una falla en los flip-flpos o en el sumador.
0 1 0 0 4
0 1 0 1 5 En el ejercicio número 3 se realizó la implementación
de un contador asíncrono MOD-16 ascendente de la
0 1 1 0 6 misma forma que su anterior el MOD-16 descendente, se
0 1 1 1 7 utilizó 4 flip-flops conectados de diferente forma en este
caso la salida Q se conecta a la entrada del reloj del
1 0 0 0 8 anterior flip-flop, la conexión se la puede observar en la
1 0 0 1 9 imagen de la parte de anexos.

1 0 1 0 10 A continuación en la siguiente tabla 5, se puede


1 0 1 1 11 observar la tabla de verdad del contador MOD-16
asíncrono ascendente.
1 1 0 0 12
1 1 0 1 13
1 1 1 0 14
1 1 1 1 15
ESFOT INFORME N°9 TEM425L - LCL
IV. CUESTIONARIO
Tabla 5: Tabla de verdad contador asíncrono MOD-16 ascendente
A. Pregunta 1
Q3 Q2 Q1 Q0 # Implementar un contador asincrónico MOD-32
Ascendente disparado por flanco positivo y Descendente
0 0 0 0 0
disparado por flanco negativo, colocar sus respectivos
0 0 0 1 1 diagramas de tiempos.
0 0 1 0 2
La implementación del contador MOD-32 ascendente
0 0 1 1 3 disparado por flanco positivo se lo puede observar en la
imagen 8 de la parte de anexos, mientras que el contador
0 1 0 0 4 MOD-32 descendente disparado por flanco negativo se
0 1 0 1 5 lo puede observar en la imagen 9 de la parte de los
anexos.
0 1 1 0 6
0 1 1 1 7 El diagrama de tiempos de ambos contadores se lo
puede observar en la imagen 10 de la parte de anexos.
1 0 0 0 8
1 0 0 1 9
V. CONCLUSIONES Y RECOMENDACIONES
1 0 1 0 10 CONCLUSIONES:
1 0 1 1 11
Se pudo aprender el diseño adecuado para realizar los
1 1 0 0 12 distintos contadores ya que en el primer ejercicio se
1 1 0 1 13 realizó un MOD-16, y en el segundo un MOD-11 con la
diferencia que en el MOD-11 se tuvo que aplicar circuitería
1 1 1 0 14 adicional para realizar el truncamiento y el contador sea el
indicado y cumpla con su objetivo.(STALIN NARVAEZ)
1 1 1 1 15
Durante el desarrollo de la señal de reloj es muy
necesario calcular las resistencia adecuadas para obtener
En la siguiente imagen 7 se puede observar el un señal de reloj con la frecuencia requerida, durante el
diagrama de tiempos del contador asíncrono MOD-16 diseño de los contadores tomar en cuenta en que flanco
ascendente. funciona el circuito. (STALIN NARVAEZ)
Se concluyó que los contadores asíncronos tienen
más retardos de propagación que los contadores
síncronos, lo cual limita sus aplicaciones, para que un
contador asincrónico funcione de manera ascendente o
descendente solo se tiene cambiar la configuración de Up
a Down o viceversa. (STIVEN FONTE)

Los circuitos integrados utilizados para la práctica


fueron los 74112, ya que estos integrados tienen un
disparo por flanco negativo y viene internamente 2 flip
Imagen 7: Diagrama de tiempos contador asíncrono MOD-16 flops J y k, lo cual nos facilitó la realización de la
ascendente práctica.(STIVEN FONTE).

RECOMENDACIONES:
Se debe mencionar que todos los circuitos
implementados fueron disparados por el flanco negativo Usar resistencias de precisión para que la señal del
de la señal de reloj, tal como se puede observar en los reloj funcione de manera adecuada y su frecuencia no
diferentes diagramas de tiempo antes mencionados. este variando, a causa de las tolerancias de las
resistencias comerciales. (STALIN NARVAEZ)

Si el contador diseñado tiene un conteo erróneo o no


realiza el conteo para el cual fue diseñado , lo
recomendable es cambiar los sumadores que se utilizan
para la conexión con los decodificadores ya que la
principal causa de este falla pueden ser los sumadores..
(STALIN NARVAEZ)
ESFOT INFORME N°9 TEM425L - LCL
Es recomendable verificar las compuertas que se
encuentren en un buen estado ya que si el circuito está
bien armada y una de todas las compuertas está fallando
la práctica no va a salir como se espera. (STIVEN
FONTE)

Se recomienda elaborar la señal del reloj con


resistencias de precisión ya que esto ayuda a tener una
excelente señal por lo cual va a reducir los retardos.
(STIVEN FONTE)

VI. BIBLIOGRAFIA

[1] T. L. FLOYD, «Mapas de Karnaugh,» de


FUNDAMENTOS DE SISTEMAS DIGITALES, Madrid,
PEARSON EDUCACIÓN S.A, 2006, pp. 228-242.
ESFOT INFORME N°9 TEM425L - LCL

VII. ANEXOS

Imagen 8: Contador asíncrono MOD-32 ascendente disparado por flanco positivo

Imagen 9: Contador asíncrono MOD-32 descendente disparado por flanco negativo


ESFOT INFORME N°9 TEM425L - LCL

Imagen 10: Diagrama de tiempos del contador asíncrono MOD-32 ascendente por flanco positivo y descendente por flanco negativo
ESFOT INFORME N°9 TEM425L - LCL

Imagen 11: Contador asíncrono MOD-16 descendente por flanco negativo

Imagen 12: Contador asíncrono MOD-11 ascendente por flanco negativo


ESFOT INFORME N°9 TEM425L - LCL

Imagen 13: Contador asíncrono MOD-16 ascendente por flanco negativo


ESFOT INFORME N°9 TEM425L - LCL

Imagen 14: Hoja de datos practica 9


ESFOT INFORME N°9 TEM425L - LCL

Imagen 15: Hoja de datos practica 9

También podría gustarte