Está en la página 1de 7

Compuertas

Reporte de laboratorio

Alumno: Fernando Hermosillo Reynoso


Especialidad: Telecomunicaciones

Materia: Diseo Digital II


Profesora: Dra. Susana Ortega Cisneros

Laboratorio 1

Fecha: 28/01/2016
ndice

1 Resumen..................................................................................................................... 1
2 Introduccin............................................................................................................... 1
3 Contenido................................................................................................................... 1
4 Resultados.................................................................................................................. 2
4.1 Diagrama RTL.......................................................................................................2
4.2 Ocupacin, tiempos..............................................................................................2
4.3 Formas de onda (Model-Sim)................................................................................2
5 Conclusin.................................................................................................................. 2
6 Bibliografa................................................................................................................. 2

2
1 Resumen
En este documento se reporta el laboratorio 1, que tiene como fin el conocer las
compuertas bsicas que estn implementadas en Verilog y una combinacin de algunas
de ellas para formar otras.
Se programaran las siguientes compuertas:
1. NOT
2. AND
3. OR
4. NOR
5. NAND
6. XOR
7. XNOR
En la implementacin en hardware se controlaran las seales de entrada mediante dos
interruptores deslizables en la tarjeta de desarrollo Altera DE2-115 y se visualizaran los
resultados obtenidos mediante 8 leds incluidos en la misma tarjeta, donde cada led ser la
salida de cada compuerta.

2 Introduccin
Una compuerta lgica es un dispositivo electrnico del tipo booleano, esto es, solo puede
tomar valores verdadero o falso, 1 0, etc. Las tres principales compuertas lgicas son:
1. NOT (Negacin):
El valor de entrada de esta compuerta ser invertido en su salida; su diagrama
segn el estndar 91-1984 IEEE/ANSI 1 es el siguiente:

2. AND (Conjuntiva)
Conocida tambin como la funcin mnimo, debido a que saca el valor menor entre
los valores binarios presentes en las entradas, el valor de salida de esta
compuerta ser falso si al menos en una entrada tiene falso en caso contrario si
las dos entradas son verdadero su salida ser verdadero; su diagrama segn el
estndar 91-1984 IEEE/ANSI es el siguiente:

1 ieeexplore.ieee.org/iel1/2405/1145/00027895.pdf

1
3. OR (Disyuntiva)
Conocida tambin como la funcin mximo, debido a que saca el valor mayor
entre dos valores binarios, el valor de salida de esta compuerta ser falso si todos
los valores presentes en sus entradas son falso en caso contrario si al menos un
una entrada presenta un valor verdadero su salida ser verdadero; su diagrama
segn el estndar 91-1984 IEEE/ANSI es el siguiente:

3 Contenido
Tabla de verdad de las compuertas

Entradas Salidas
b a a b ab ab (ab) ( a|b a b ~(
a b
)
0 0 1 1 0 0 1 1 0 1
0 1 0 1 0 1 1 0 1 0
1 0 1 0 0 1 1 0 1 0
1 1 0 0 1 1 0 0 0 1

Formas de onda esperadas, generadas por wavedrom.

2
4 Resultados
4.1 Diagrama RTL

4.2 Ocupacin, tiempos

3
4.3 Formas de onda (Model-Sim)

4
5 Conclusin
La conclusin se divide en dos partes:
1. En cuanto a las compuertas lgicas, a pesar de su simplicidad son de gran utilidad
y de manera general funciones bsicas con las cuales podemos realizar
operaciones a nivel de bit.

2. Sobre el programa Quartus II y el lenguaje Verilog, se adquiri el conocimiento de


cmo ejecutar o aplicar operaciones lgicas, en este caso con las compuertas
lgicas as como compilar y cargar dicho programa en una FPGA.

6 Bibliografa

Floyd, T. L. (2006). Fundamentos de sistemas digitales. Madrid: PEARSON.

También podría gustarte