Está en la página 1de 4

Taller de sistemas digitales II

Profesor: Ing. Jos Mario Carrin Corts

Objetivo
Comprender y demostrar el funcionamiento de un latch S-R bsico.

Material
ProtoBoard
IC 74LS00 NAND
IC 74LS02 NOR
Fuente de voltaje regulada de 5 V
1 dip switch
6 resistencias de 330 ohms
6 leds

Teora de la practica
Latches
El latch (cerrojo) es un tipo de dispositivo de almacenamiento de dos estados, que se suele
agrupar en una categora diferente a la de los flips-flops. Bsicamente, los latches son
similares a los flip-flops, ya que tambin son dispositivos de dos estados que pueden
permanecer en cualquiera de sus dos estados gracias a su capacidad de retroalimentacin, lo
que consiste en conectar cada una de sus salidas a la entrada opuesta. La diferencia
principal entre ambos tipos de dispositivos est en el mtodo empleado para cambiar de
estado.
El latch S-R
Un latch es un tipo de multivibrador biestable. Un latch S-R (Set-Reset) con entrada activa
a nivel alto se compone de dos puertas NOR acopladas tal como se muestra en la figura 1;
un latch S-R con entrada activa a nivel bajo est formado por dos puertas NAND
conectadas tal como se muestra en la figura 2.
Observe que la salida de cada compuerta se conecta a la entrada de la puerta opuesta. Esto
origina la realimentacin (feedback) regenerativa caracterstica de todos los
multivibradores.

Procedimiento
1. Un latch S-R (Set-Reset) con entrada activa a nivel alto se compone de dos compuertas
NOR acopladas tal como se muestra:

Figura 1
2. Un latch S-R con entrada activa a nivel bajo est formado por dos compuertas NAND
conectadas tal como se muestra:

Figura 2

Resultados
Tabla de operaciones (Flip-Flop con compuertas NOR)
S

Q'

Tabla 01
Cuando la salida Q est a nivel alto, el latch se encuentra en estado SET y permanecer
indefinidamente hasta que se aplique un nivel alto a la entrada Reset, es decir, colocar al
latch en estado RESET y tambin permanecer en dicho estado hasta que se le aplique un
nivel alto a la entrada Set.
Tabla de operaciones (Flip-Flop con compuertas NAND)
S

Q'

Tabla 02
El funcionamiento es similar al latch anterior con la diferencia que el cambio de estado se
realiza cuando a las entradas S-R se les aplica un nivel bajo.

Conclusiones
Para ambos latches existen condiciones de entrada no validas, es decir, el dispositivo "no
sabe" que debe hacer si colocarse en SET o RESET lo cual es un inconveniente, pues no se
puede predecir el siguiente estado del latch.

Trabajo para el alumno


Simplificar las tablas de verdad 01 y 02.
Consultar el manual de fabricante del dispositivo correspondiente.
Montar el circuito incluyendo leds donde sea necesario para monitorear.
Aumentar la teora en su reporte de practica.
Tratar de memorizar las tablas de verdad ya simplificadas.
Entregar la practica en la fecha indicada junto con su reporte y sus observaciones en
su horario correspondiente (no se aceptaran en otro horario).

También podría gustarte