Está en la página 1de 2

> Laboratorio N 1: Aplicacin de las Compuertas Universales <

1

ResumenLa practica se desarroll con normalidad, se
hicieron las mediciones sin mayor sorpresa a lo que esperbamos
que diera y pudimos comprobar la gran diferencia que existe
entre la familia TTL y CMOS con lo relacionado a los perfiles de
tensin y corriente que tienen.

Palabras clavesPerfil de corriente, Perfi de tensin, CMOS,
TTL, Saturacin, Corte, Compuerta universal, Funcion lgica,
Nivel lgico.

I. DESARROLLO PRCTICO

La practica empez desde los clculos matematicos donde
simplificamos la ecuacin para usar la menor cantidad de
compuertas para evitar mas gastos, al mismo tiempo se fueron
calculando los valores de los resistores y dems componentes
que bamos a usar, luego de eso pusimos esto en el simulador
PROTEUS para comprobar de que los clculos estaban
correctos y que el circuito muy probablemente nos iba a servir
a la hora de implementarlo en el laboratorio

Cuando llegamos al laboratorio con los circuitos armados en el
protoboard, empezamos a medir tensiones en las salidas
parciales y la final, para luego definir en que estado lgico se
encontraban (ALTO o BAJO) sin carga. Luego medimos
resistores e hicimos las respectivas conexiones que estaban
propuestas en la gua, volvimos a medir tensiones en puntos
mencionados en las tablas, para luego hallar la corriente por
ley de ohm (I=V/R), seguramente esto se propuso en lugar de
medir directamente la corriente para no tener mas errores en
las mediciones.

Terminamos de completar las tablas y respondimos las
preguntas realizadas por el monitor. Aclaramos que todas las
mediciones fueron tomadas y las tablas quedaron completas
para cada una de las familias y fueron entregadas al monitor.


Solucion del cuestionario




a) Comparando los resultados en las salidas parciales y finales
con los perfiles de tensin de la TTL y CMOS, observamos
que estos estn dentro o encajan en los intervalos establecidos
en las entradas y salidas para cada familia, por lo que tienen
un nivel lgico definido y las compuertas trabajan como debe
ser

Por ejemplo sabemos por el datasheet de la compuerta TTL
usada que para un alto en la salida, el valor mnimo que puede
tomar es 2.7V, y en las mediciones no obtuvimos tensiones
por debajo de este valor, ni siquiera debajo del valor tpico, y
para un bajo en la salida el mximo valor que puede tomar es
0.5V pero obtuvimos una tensin mucho mas baja, lo cual
garantiza que la entrada va a ver esos estados lgicos sin
inconvenientes

Para CMOS ocurre lo mismo, donde para un alto siempre se
obtuvo un voltaje de 5V y para un bajo de 0V, lo cual tambien
garantiza que en la entrada de las compuertas que estarn
conectadas a dicha salida tendrn un nivel lgico definido.

b) Para TTL cuando tenemos las salidas parciales en alto,
obtenemos un valor cercano al de la salida final en alto, esto es
de esperarse ya que cada compuerta debe manejar un nivel
lgico igual, si es 1 las tensiones deben ser semejantes a a ese
nivel

Para CMOS lo mismo, solo que las tensiones medidas son las
que uno esperara que fueran, 0V para 0 y 5V para 1


c) De la primeta tabla pudimos observar que en TTL, las
tensiones de salida de las compuertas estaban lejos de tener un
valor de 5V, esto se produce por la cada de tensin que existe
en varios de los componentes que las conforman, recordemos
que las compuertas TTL tienen en su interior muchos mas
dispositivos en comparacin con las compuertas CMOS, entre
estos estn, diodos de unin y resistores, sin embargo estos
niveles nos son tan bajos (en alto), ni tan altos (en bajo) como
para que exista un nivel de voltaje de indeterminacin.

La razn por la cual en CMOS se genera una tensin ideal en
comparacin con TTL como se acabo de explicar, en
compuertas CMOS no existen dispositivos adicionales mas
que los propios transistores unipolares, por que al manejar
Informe N1
Aplicacin de las Compuertas Universales
Juan Sebastian Narvaez Carvajal
Cod: 20121108025
Erick Rojas Camacho
Cod: 20121109919
> Laboratorio N 1: Aplicacin de las Compuertas Universales <

2
tensin no requieren el uso de resistores, contrario a TTL
donde los resistores limitan la corriente, que es la que maneja
los transistores bipolares.

d) La razn por la cual el led alumbra cuando el circuito
lgico entrega una salida en bajo en lugar de en alto se
procude por el simple hecho de que el led se polarizar
directamente cuando hay cero en la salida, ya que el va a ver
en el anodo una tensin mucho mas grande que en el catodo
(esta tensin deber ser mayor a la umbral), y va a conducir
corriente, en alto el voltaje para que se encienda no es
suficiente por que la diferencia de potencial entre fuente y la
salida es muy pequea.


II. CONCLUSION

En conclusin aprendimos que:

Con las compuertas NOR podemos armar cualquier clase de
circuito lgico por ms complejo que sea al igual que con las
NAND

Los integrados CMOS son mas propensos a daarse por la
estatica que los TTL, por eso se deben manipular con mucha
precaucion

Se complieron todos los objetivos propuestos, en el sentido de
que todo se pudo medir y obtuvimos los resultados esperados,
lo cual nos da satisfaccin

A pesar que existen diferencias notorias entre las dos familias
de compuertas lgicas podemos obtener resultados semejantes
implementando el mismo circuito diseado.

El transistor nos permite regular la tensin en la salida de la
compuerta, puesto que va a manejar una corriente mucho
menor (que es la corriente de base) para la conexin b en
comparacin con la c.

También podría gustarte