Está en la página 1de 4

Ing.

Maria Antonella Vallejo Baldeón 54


• El circuito lógico de la figura genera una salida F, que se utiliza para activar la memoria de una
computadora. Determine las condiciones de entrada que se necesitan para activar F en nivel bajo.

Ing. Maria Antonella Vallejo Baldeón 55


Para los siguientes circuitos, redibujarlos usando sólo compuertas NAND o NOR, según la
conveniencia.

1. Se tiene un circuito digital con cuatro entradas y tres salidas. El circuito indicará a su salida la combinación
binaria correspondiente al número de ceros que tenga en sus entradas. Diseñe el circuito correspondiente
en lógica negativa.

2. Un producto viene en cajas con 5 paquetes, con 3 unidades cada uno de ellos. Diseñe el circuito
combinacional que indique en binario el número mínimo de paquetes a abrir ante una solicitud de N
unidades (0 < N < 15).

3. A los lados de un río hay un hombre (H), un lobo (L), una oveja (V) y una col (C). El hombre no está
hambriento, luego no tiene la menor intención de comer nada y tampoco permite que ninguno de los demás
coma. El lobo y la oveja sí están hambrientos, pero el lobo (exclusivamente carnívoro) no podrá comerse a
la oveja si el hombre está en su misma orilla y lo mismo le sucederá a la oveja ( exclusivamente
vegetariana) con la col.

Diseñar el circuito combinacional correspondiente que genere la función Fc(H,L,V,C) sabiendo que debe
valer 1 si alguien ha comido a alguien o a algo y 0 en caso contrario. Asuma que el hombre y la col vienen
de un sistema de lógica positiva y el resto de variables de un sistema de lógica negativa

Sugerencia: declarar las variables con 1 para la orilla izquierda y 0 para la derecha.
Ing. Maria Antonella Vallejo Baldeón 56
4. Diseñar un circuito para una alarma de equilibrio para cierta embarcación. Este circuito accionará una
alarma solo si la embarcación pierde el equilibrio. El siguiente dibujo muestra esquemáticamente los
estados posibles de la embarcación.

5. Usando solamente compuertas EXOR diseñe un generador de bit de paridad par para n=4 bits.

6. Un código BCD XCS3 se transmite a un receptor lejano. Los bits son A3, A2, A1, A0 con A3 como el
MSB. El circuito receptor contiene un circuito detector de errores XCS3 que examina el código
recibido para ver si es un código XCS3 legal. Diseñe dicho circuito para activar la salida del mismo
con cualquier condición de error. Asuma que las variables A3, A2 y A1 vienen de un sistema de
lógica positiva y las variables A0 y la función de salida vienen de un sistema de lógica negativa.

Ing. Maria Antonella Vallejo Baldeón 57

También podría gustarte