Está en la página 1de 5

UNIVERSIDAD POLITÉCNICA DEL VALLE DE MÉXICO

DIVISIÓN DE NANOTECNOLOGÍA
ELECTRÓNICA DIGITAL

TAREA

PRIMERA PARTE. CÓDIGOS DIGITALES.

INSTRUCCIONES: Responda a lo que se le pide y/o subraye la respuesta correcta según


sea el caso.

1. En una determinada aplicación se producen ciclos de una secuencia binaria de 4 bits de


1111 a 0000 de forma periódica. Existen cuatro variaciones de bit, y debido a retrasos
del circuito, estas variaciones pueden no producirse en el mismo instante. Por ejemplo,
si el LSB cambia el primero, entonces durante la transición de 1111 a 0000 aparecerá el
número 1110, y puede ser mal interpretado por el sistema. Ilustrar cómo resuelve este
problema el código Gray.
2. Convertir a código Gray los números binarios:
a) 11011 b) 1001010 c) 1111011101110
3. Convertir a binario los números en código Gray:
a) 1010 b) 00010 c) 11000010001
4. Determinar cuáles de los siguientes códigos con paridad par son erróneos:
a) 100110010 b) 011101010 c) 10111111010001010
5. Determinar cuáles de los siguientes códigos con paridad impar son erróneos:
a) 11110110 b) 00110001 c) 01010101010101010
6. Investigue la aplicación del Código Hamming. ¿Para qué sirve? ¿ Cómo se determinan
las paridades?, Explique.
7. Determinar el código Hamming de paridad par para los bits de datos 1100.
8. Determinar el código Hamming de paridad impar para los bits de datos 11001.

SEGUNDA PARTE: COMPUERTAS LÓGICAS.

1. La señal de entrada mostrada en la figura 1, se aplica a un inversor. Dibujar el diagrama


de tiempos de la señal de salida respecto a su entrada.

Fig. 1

2. Determinar la salida X para una puerta AND de dos entradas a la que se la aplican las
señales de entrada mostradas en la siguiente figura 2. Mostrar las relaciones de tiempo
de la salida y las entradas mediante un cronograma.

Fig. 2

3. Repetir el problema 2 para las señales de la siguiente figura 3 de una compuerta AND,
OR, NAND, NOR, XOR, XNOR:

Fig. 3

1
4. En la Figura 4 de abajo se indican las señales de entrada que se aplican a una puerta
AND de cuatro entradas. Determinar la señal de salida para las entradas dadas en
función del tiempo, mediante un cronograma.

Fig. 4

5. Para las cinco señales de entrada de la Figura 5, determinar la salida en una puerta AND
de 5 entradas y de una puerta OR de 5 entradas. Dibujar el diagrama de tiempos.

Fig. 5

6. Como ya sabe, los dos símbolos lógicos representados en la Figura 6 representan


operaciones equivalentes. La diferencia entre ellos es estrictamente de tipo funcional.
Para el símbolo La diferencia entre ellos es estrictamente de tipo funcional. Para el
símbolo NAND, se requieren dos entradas a nivel ALTO para obtener una salida a nivel
BAJO. Para el símbolo negativa−OR se requiere al menos una entrada a nivel BAJO
para obtener una salida a nivel ALTO. Utilizando estos dos puntos de vista funcionales,
demostrar que producirán la misma salida para las entradas dadas.

Fig. 6
7. Los símbolos de las puertas NAND y negativa−OR representan operaciones
equivalentes, pero son funcionalmente diferentes. Para la puerta NOR, se necesita al
menos una de las entradas a nivel ALTO para obtener un nivel BAJO de salida. Para la
puerta negativa−AND, se necesita que las dos entradas estén a nivel BAJO para obtener
un nivel de salida ALTO. Utilizando estos dos puntos de vista funcionales, demostrar
que ambas puertas de la Figura 7 generarán la misma salida para las entradas dadas.

Fig. 7

8. En la comparación de ciertos dispositivos lógicos se ha observado que la disipación de


potencia para un tipo en concreto aumenta cuando aumenta la frecuencia. ¿Se trata de
un dispositivo TTL o CMOS? ¿Por qué?, Explique.

2
9. Utilizando las hojas de especificaciones del 74LS00 y 74HC00 (busque en las hojas de
especificaciones en internet), determinar lo siguiente:
a. La disipación de potencia del 74LS00 para la máxima tensión de alimentación y
un ciclo de trabajo del 50%.
b. La tensión de salida mínima para el nivel ALTO de un 74LS00.
c. El retardo de propagación máximo para un 74LS00.
d. La tensión de salida máxima para el nivel BAJO de un 74HC00A.
e. El retardo de propagación máximo para un 74HC00A.
10. Determinar tPLH y tPHL para las señales de la pantalla del osciloscopio de la Figura 8.
Las lecturas están expresadas en V/div y segundos/división para cada canal.

Fig. 8.

11. Enumere los dos tipos de tecnologías de circuitos integrados más ampliamente
utilizadas.
12. Identifique las siguientes designaciones lógicas de circuitos integrados:
(a) LS (b) ALS (c) F (d) HC (e) AC (f) HCT (g) LV

13. Identifique los siguientes dispositivos de acuerdo a su función lógica:


(a) 74LS04 (b) 74HC00 (c) 74LV08 (d) 74ALS10
(e) 7432 (f) 74ACT11 (g) 74AHC02
14. Generalmente, ¿qué tecnología de circuitos integrados tienen la disipación de potencia
más baja? Explique por qué.
15. ¿Qué quiere decir el término inversor séxtuple? ¿Y el término cuádruple NAND de 2
entradas?
16. Se aplica un pulso positivo a una entrada inversora. El tiempo desde el flanco de subida
de la entrada hasta el flanco de subida de la salida es 10 ns. El tiempo desde el flanco de
bajada de la entrada hasta el flanco de bajada de la salida es de 8 ns. ¿Cuáles son los
valores de tPLH y tPHL?
17. Una determinada puerta tiene un retardo de propagación de 6 ns y una disipación de
potencia de 3 mW. Determinar el producto velocidad−potencia.
18. Defina ICCL e ICCH.
19. Defina VIL y VIH.
20. Defina VOL y VOH.
21. El término OTP significa:
(a) Open Test Point (b) OneTime Programmable
(c) Output Test Program (d) Output Terminal Positive
22. Los tipos de tecnologías de proceso basadas en conexiones programables son:
(a) antifusible (b) EEPROM (c) ROM
(d) las respuestas (a) y (b) (e) las respuestas (a) y (c)
23. Una tecnología de proceso volátil basada en conexiones programables es:
(a) fusible (b) EPROM (c) SRAM (d) EEPROM
24. Para medir el período de un tren de impulsos, se debe usar
(a) un multímetro digital (b) una sonda lógica
(c) un osciloscopio (d) un pulsador lógico

3
TERCER PARTE: ALGEBRA DE BOOLE Y SIMPLIFICACIÓN LÓGICA.

1. Utilizando la notación booleana, escribir una expresión que sea 1 siempre que una o
más de sus variables (A, B, C y D) sean 1.
2. Escribir una expresión que sea 1 sólo si todas sus variables (A, B, C, D y E) son 1.
3. Escribir una expresión que sea 1 cuando una o más variables (A, B y C) son 0.
4. Hallar los valores de las variables que hacen que cada término producto sea 1 y que
cada suma sea 0.
a. AB e. A  B  C
b. A B C f. A  B
c. A  B g. AB C
d. A  B  C
5. Hallar los valores de X para todos los posibles valores de las variables.
a. X   A  B C  B d. X   A  B  A  B 
b. X   A  B C e. X   A  BC B  C 
c. X  ABC  AB
6. Identificar la regla o reglas del álgebra de Boole en que está basada cada una de las
siguientes igualdades.

7. Identificar la regla o reglas del álgebra de Boole en que está basada cada una de las
siguientes igualdades.

8. Aplicar los teoremas de DeMorgan a cada expresión:

9. Aplicar los teoremas de DeMorgan a cada expresión:

10. Aplicar los teoremas de DeMorgan a cada expresión:

CUARTA PARTE: ANÁLISIS BOOLEANO DE LOS CIRCUITOS LÓGICOS.

1. Escribir la expresión booleana para cada puerta lógica de la Figura 9.

2. Escribir la expresión booleana para cada uno de los circuitos lógicos de la Figura 10.

4
Figura 10.
3. Dibujar el circuito lógico representado por cada una de las siguientes expresiones.

4. Dibujar el circuito lógico representado por cada una de las siguientes expresiones.

5. Dibujar el circuito lógico representado por cada una de las siguientes expresiones.

También podría gustarte