Está en la página 1de 9

REPORTE DE

EXPOSICION
EQUIPO 1
INTEGRANTES:
ALIDEYSA ITZEL ARREDONDO GALVEZ

ALMA CRISTINA JAIME GONZALEZ

BRENDA SHERLYN HERNANDEZ

ESCALANTE
MT-301
MATERIALES

2 PROTOBOARD
2 COMPUERTAS NOT
2 COMPUERTAS OR
1 COMPUERTA NAND
2 LED
DIP SWITCH
MARCO TEÓRICO
Un flip flop, también conocido en español como biestable, es un circuito que se
identifica como multivibrador, que posee dos estados estables y que además cuenta
con la capacidad de almacenar información en su mecanismo.

Los flip flop se clasifican en:


Asíncronos: Solamente tienen entradas de control. El más empleado es el biestable
RS.
Síncronos: Además de las entradas de control posee una entrada de sincronismo o
de reloj.
N555
El temporizador (timer) 555 es un circuito integrado que genera señales temporales
con mucha estabilidad y precisión, lo cual lo convierte en el circuito base de muchas
aplicaciones que necesiten un control del tiempo: temporizadores, generadores de
señales, relojes, retardadores, etc. Con él seremos capaces de que en la salida un
tiempo determinado esté alta (a Vcc) y otro tiempo esté baja (a 0 V), y ambos
tiempos los podamos controlar muy bien con este chip.
La descripción de los pines de un 555 se refiere al de encapsulado DIP-8. El
encapsulado es la cubierta de plástico con los contactos, y DIP 8 significa que tiene
cuatro patas a un lado y cuatro a otro. El patillaje es el siguiente:

● PATILLA 1.- Masa (GND). En ella se conecta el polo negativo de la fuente de
alimentación. Es el terminal a 0 voltios.
● PATILLA 2.- Entrada de disparo (Trigger). Es la entrada del circuito. Por ella
se introducen las señales para dispararlo o ponerlo en marcha.
● PATILLA 3.- Salida (Output). Cuando está activada proporciona una tensión
aproximadamente igual a la de alimentación.
● PATILLA 4.- Reset. Permite la interrupción del ciclo de trabajo. Cuando no se
usa se conecta al positivo de la alimentación.
● PATILLA 5.- Tensión de Control (Control Voltage). Esta tensión debe ser 1/3
de la de alimentación. Cuando no se usa, se debe conectar un condensador
entre 10nF y 100 nF entre éste y tierra.
● PATILLA 6.- Umbral (Threshold). Esta tensión debe ser 2/3 de la de
alimentación. Permite finalizar el ciclo de trabajo.
● PATILLA 7.- Descarga (Discharge). En este pin se conecta el condensador
exterior que fija la duración de la temporización.
● PATILLA 8.- Alimentación (V+ o Vcc). Conexión de la alimentación de 4,5 a
16 V, respecto de masa.
DESARROLLO
Un circuito Flip – Flop puede construirse con dos compuertas NAND o dos
compuertas NOR. La conexión y el acoplamiento cruzado mediante la salida de una
compuerta a la entrada de otra constituye una trayectoria de retroalimentación. por
esta razón los circuitos se clasifican como secuenciales asíncronos. Cada Flip - Flop
tiene dos salidas Q y Q', y dos entradas, SET para ajustar y RESET para restaurar.
A este Tipo de Flip – Flop se les llama RS directamente acoplado o seguro.
FLIP FLOP COMPUERTA OR
Estado no válido.
Cuando se aplica 1 en ambas entradas del Flip-Flop tanto la salida Q1 cómo Q2 van
a 0. Está condición viola el hecho de que las salidas sean complementarias.
Estado inicial.
Dependiendo de los dígitos que coloques en las entradas, te arrojará un valor
complementario en la salida Q1 y Q2, y en unos valores te darán lo que son las
"memorias".
Flip-Flop R-S (Set-Reset)

Utiliza dos compuertas NOR. S y R son las entradas, mientras que Q y Q’ son las
salidas (Q es generalmente la salida que se busca manipular.)
La conexión cruzada de la salida de cada compuerta a la entrada de la otra
construye el lazo de reglamentación imprescindible en todo dispositivo de memoria.

Si no se activa ninguna de las entradas, permanece en el último estado en el cual se


encontraba.
Flip-Flop T

Este cambia de estado en cada pulso de T. El pulso es un ciclo completo de cero a


1. Con el flip flop T podemos complementar una entrada de reloj al flip flop rs.

La siguiente tabla muestra el comportamiento del FF T y del FF S-R en cada pulso


de t.

Flip-Flop J-K (Jump-Keep)

Este una mezcla entre el S-R y el tipo T. A diferencia del RS, en el caso de activarse
ambas entradas a la vez, la salida adquiere el estado contrario al que tenía.

La siguiente tabla muestra el comportamiento del flip flop JK


ZFlip-Flop D (Delay)

Es uno de los más sencillos. Su función es dejar pasar lo que entra por D, a la salida
Q, después de un pulso del reloj.

La siguiente tabla muestra el comportamiento del flip flop D

Para qué sirven las entradas Clear y Preset?

Cuando se están utilizando flip-flops en la construcción de circuitos, es necesario


poder controlar el momento en el que un FF empieza a funcionar y el valor con el
que inicia su secuencia. Para esto, los flip-flops cuentan con dos entradas que
permiten al diseñador seleccionar los valores iniciales del FF y el momento en el
que empieza a funcionar.
Estas entradas son llamadas en Inglés: Clear y Preset.

● Clear – inicializa Q en cero sin importar entradas o reloj


● Preset – inicializa Q en 1 sin importar entradas o reloj

Para ambas entradas, si reciben el valor de:

● 0 : inicializan en el valor correspondiente.


● 1: Opera normalmente

La siguiente figura muestra un FF J-K con entradas de inicialización. Note que tanto
la entrada Clear, como la entrada Preset, tienen un círculo. Esto significa que la
entrada funciona con un 0.
CONCLUSIONES
BRENDA SHERLYN.
Esta exposición me permitió saber más sobre el funcionamiento de los flip-flop y su
clasificación , así como también como se conectan, me pareció muy interesante su
funcionamiento.

ALMA CRISTINA .
En esta exposición pude aprender cómo es la conexión de los flip-flop con
compuertas, aunque al principio se me hizo un poco dificil despues pude entender
de mejor manera como funcionaba .

ALIDEYSA ITZEL.
Esta exposición fue de ayuda para saber cómo se realiza la conexión de los flip-flop
con compuertas , ya que pude indagar en el tema , lo cual me permitió comprender
los circuitos y sus tablas de verdad .

También podría gustarte