Está en la página 1de 24

MICROELECTRÓNIC

A
Aspectos Introductorios
MsC. Luz Adanaqué Infante
SUMARIO

Introducción - Inicio

Objetivos

Contenido del curso

Indicaciones y planeamiento de actividades

Referencias Bibliográficas
INTRODUCCIÓN

Desde la aparición del transistor, la electrónica se ha enfrentado a uno de sus mayores retos, la
reducción de sus dimensiones. El elevado nivel de integración de los circuitos ha hecho posible
contar con dispositivos de alta tecnología que caben en la palma de la mano.
Sin embargo, esta carrera contra el tamaño, ha dado pie a nuevas problemáticas.
El estudio de los circuitos microelectrónicos y su proyección a la nanoelectrónica es necesario para
entender los efectos que la reducción de tamaño trae consigo, a través del diseño, la simulación, el
test y la verificación.

OBJETIVOS
1. Conocer las últimas tendencias en diseño y fabricación de circuitos integrados, partiendo del
diseño clásico hasta las soluciones semi custom y full custom que existen actualmente en el
mercado.
2. Resolver problemas relacionados a la fabricación de circuitos integrados bajo metodología top
down, adoptando soluciones acordes a las nuevas exigencias del diseño electrónico.
3. Investigar sobre los retos y desafíos de la nanoelectrónica.

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


¿CRECER HACIÉNDOSE PEQUEÑO?
Ley de Moore

Tendencias

FPGA Fabricación

Microprocesadores
Test

Modelamiento Circuitos
Integrados

Transistor
Silicio
CONTENIDO DEL CURSO

1. Técnicas de diseño y fabricación.


Circuitos Integrados híbridos.
Proceso planar, isoplanar.
Fotolitografía, etching.
Metodología Top/down.
2. Modelamiento de circuitos integrados.
Circuitos CMOS estáticos
Circuitos CMOS dinámicos
Circuitos a capacitores conmutados
3. Metodología de Test y verificación.
Fallos y errores, control y observabilidad.
Técnicas de testeo.
4. Introducción a los dispositivos VLSI.
ASIC, FPGA, circuitos semi-custom, full-custom, retos y desafíos del diseño con nano materiales

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


CONTENIDO DEL CURSO

1. Técnicas de diseño y fabricación.


Circuitos Integrados híbridos.
Proceso planar, isoplanar.
Fotolitografía, etching. 1. Diseño/
Metodología Top/down. fabricación
2. Modelamiento de circuitos integrados.
Circuitos CMOS estáticos 2. Modelamiento
Circuitos CMOS dinámicos
Circuitos a capacitores conmutados 3. Test/Verificación

3. Metodología de Test y verificación.


4. Dispositivos VLSI
Fallos y errores, control y observabilidad.
Técnicas de testeo.

4. Introducción a los dispositivos VLSI.


ASIC, FPGA, circuitos semi-custom, full-custom, retos y desafíos del diseño con nano materiales

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


POTENCIALES LÍNEAS DE INVESTIGACIÓN

Temas de interés en micro nano electrónica:

1. Metodología Co-Design en FPGA.


2. Implementación de algoritmos con alta carga computacional.
3. Plataformas avanzadas para adquisición de señales.
4. Estudio de tipos de ruido en los Circuitos Integrados.
5. Tolerancia a fallas en los dispositivos.
6. Diseño integrado en CMOS para interfaces con sensores.
7. Diseño de dispositivos a bajo ruido.
8. Nuevos materiales en el diseño de Circuitos Integrados.
9. Estudio de dispositivos basados en semiconductores.
10. Dispositivos Semiconductores aplicados en óptica.

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


TÉCNICAS DE DISEÑO Y FABRICACIÓN
1. Técnicas de fabricación de circuitos integrados.
2. Tipos de Empaquetados y soldaduras
3. Criterios de diseño para circuitos integrados.

Tendencias

FPGA Fabricación

Microprocesadores
Test

Modelamiento Circuitos
Integrados

Transistor
Silicio
MODELAMIENTO DE CIRCUITOS
1. Técnicas de modelamiento CMOS
2. CMOS estática y CMOS dinámica
3. Otras técnicas de modelamiento

Tendencias

FPGA Fabricación

Microprocesadores
Test

Modelamiento Circuitos
Integrados

Transistor
Silicio
METODOLOGÍA DE TEST Y FABRICACIÓN
1. Vectores de Test.Stuck at 1/0
2. Test BIST, BILBO
3. Metodología de test y verificación de C.I.

Tendencias

FPGA Fabricación

Microprocesadores
Test

Modelamiento Circuitos
Integrados

Transistor
Silicio
INTRODUCCIÓN A LOS DISPOSITIVOS VLSI
1. Dispositivos VLSI reconfigurables.
2. Metodología de diseño en FPGA.
3. Introducción a la nanoelectrónic.

Tendencias

FPGA Fabricación

Microprocesadores
Test

Modelamiento Circuitos
Integrados

Transistor
Silicio
INDICACIONES

1. Las clases se desarrollarán de manera completamente virtual, en el siguiente horario:


Teoría: Viernes 6 – 8pm
Laboratorio: Viernes 8pm – 10pm

2. Se ingresará a la sesión con el correo institucional, colocando sus nombres completos.

3. El material del curso se colgará en el aula creada en Google Classroom.

4. El G. Classroom será el único canal de comunicación.

5. Los laboratorios se harán mediante software de simulación.

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


PLANEAMIENTO DE ACTIVIDADES

1. Las sesiones teóricas se piensan como un espacio de debate, para ello el alumno debe revisar
previamente el material subido en el G. Classroom.

2. Se busca la participación activa del alumno, mediante actividades y controles de avance.

3. Se realizarán evaluaciones teóricas y prácticas.

4. La asistencia y trabajo práctico serán evaluados a través de la entrega de los Lab. Dirigidos
semanalmente, se promediarán todos y constituirán una nota que no se elimina.

5. Las evaluaciones teóricas podrán ser orales o escritas, esto será informado oportunamente.

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


INDICACIONES

1. Tómese un café por la tarde, y busque un lugar tranquilo para oír la clase.

2. Cuando ingrese a la sesión desactive micro y cámara (por el BW), y salude por el chat.

3. Si desea realizar una pregunta escriba por el chat, lo leo siempre, y si se puede abra su micro
para que sea más rápido. Pregunte todo lo que pueda en clase, porque durante la prueba no
contesto.

4. El proceso virtual es nuevo tanto para alumnos como para profesores, sea empático y ayude a
los demás cuando tengan problemas para conectarse, descargar, o entender alguna indicación.

5. La clase será grabada y podrá reproducirla todas las veces que desee, tómelo como un recurso
adicional para su aprendizaje.

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


INDICACIONES - LABORATORIO

1. Para las experiencias de laboratorio, instalar LTSpice:


https://www.analog.com/en/design-center/design-tools-and-calculators/ltspice-simulator.html#

2. Eventualmente se podrán usar otros simuladores, se verá en clase.

3. Los laboratorios serán distribuidos de la siguiente manera:


- Circuitos CMOS estáticos
- Layout de circuitos.
- Circuitos CMOS dinámicos.
- Vectores de test para circuitos.
- Circuitos semi custom /full custom/FPGA.

4. Cada tópico se desarrollará en dos semanas, y se presentará un informe detallado.

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


LTSPICE

Manual: https://drive.google.com/file/d/1ePIOVNotkXs2yym5CmjQRsn4oUc3KMzf/view?usp=sharing

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


LTSPICE

Agregar modelos en LTSPICE: Ej. LM741, AD627

http://jeastham.blogspot.com/2009/10/adding-lm741-op-amp-model-to-ltspice.html

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


CRONOGRAMA Y MÉTODO DE EVALUACIÓN

SEMANA DEL TEORÍA LAB. LAB.


CURSO DIRIGIDOS CALIFICADOS
Semanas 2 - 3 1LD

Semanas 4 - 5 2LD

Semana 6 PC1

Semana 7 LC1

Semanas 8 - 9 3LD

Semana 11 4LD

Semana 12 PC2

Semana 13 LC2

Semana 14 - 15 5LD

Semana 16 T.F.

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


INDICACIONES

- El trabajo final podrá ser presentado SOLO por los alumnos que tengan hasta la PC2 un
promedio de 10. El resto deberá rendir una PC3.

- Crear un usuario con su correo UNMSM


en: https://es.overleaf.com

- Se le compartirá una plantilla de trabajo


final a su correo, y podrá trabajarla de forma
Online.

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


REFERENCIAS BIBLIOGRÁFICAS

1. Adaptable Embedded Systems (Cap. 3 - Reconfigurable Systems - Sem 13)


2. Modelling Computing Systems (Cap. 0 – Sem 10)
3. Collaborative Design for embedded Systems (Cap. 9 Fault Tolerance)
4. Nanotechnology Principles (Cap. 3 – 4 . Sem 14 - 15)
5. Physics Of Semiconductor Devices (Cap 3. Sem 1 - Research)
6. Silicon nanowire (Cap. 7 - Semana 13)
7. Electronics for embedded Systems (Cap 2 – 3. Semana 6)

Todos están en:


https://drive.google.com/drive/folders/18Du5dcYrsWDAOBMphyI7jVq2mN5YS5RJ?usp=sharing

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


REFERENCIAS BIBLIOGRÁFICAS

No solo se trabajarán con libros, también con publicaciones y artículos científicos.

Se discutirán 01 o 02 por sesión, los cuales se adjuntarán a través de Mendeley.

Crear un usuario en Mendeley, con su correo institucional,


para cursarle una invitación al grupo unC – UNMSM (grupo privado).

En este grupo se colocarán los libros y los artículos que se trabajarán, para poder referenciarlos de
manera sencilla.

Puede instalar la versión Mendeley para escritorio, o usar la versión web, es totalmente gratuita :
https://www.mendeley.com/download-desktop-new/#download

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


REFERENCIAS BIBLIOGRÁFICAS

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


PRUEBA DE ENTRADA

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


PREGUNTAS

Ladanaquei@unmsm.edu.pe

MsC. LUZ ADANAQUÉ UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

También podría gustarte