Está en la página 1de 10

LABORATORIO II

COMPUERTAS UNIVERSALES:

OBJETIVOS:
• Aplicar los teoremas de DeMorgan.
• Emplear cualquiera de las compuertas universales (NAND o
NOR) para implantar el circuito representado por una expresión
booleana y comparar entre compuertas básicas y universales.

II. COMPLEMENTO TEORICO


Compuerta NAND:
Si dos entradas lógicas A y B se combinan mediante la expresión
NAND, el resultado X, se puede

En la figura 2.1 se muestra la tabla de verdad y el símbolo lógico


de la compuerta NAND.

Compuerta NOR:
Si dos entradas lógicas A y B se combinan mediante la expresión
NOR, el resultado X, se puede expresar como:

En la figura 2.2 se muestra la tabla de verdad y el símbolo lógico de la


compuerta NOR.
Universalidad de las compuertas NAND Y NOR
Todas las expresiones booleanas constan de algunas combinaciones de
las operaciones básicas AND, OR y NOT. Así que cualquier expresión
puede implantarse con las compuertas AND, OR y NOT. Sin embargo es
posible hacerlo únicamente con compuertas NAND o NOR. Estose debe a
que dichas compuertas en combinaciones adecuadas realizan las tres
operaciones booleanas AND, OR y NOT. En las figuras 2.3 y 2.4 se muestran
los circuitos con compuertas universales para obtener las operaciones
básicas.
MATERIALES:

• Circuito integrado 7400 (1)


• Circuito integrado 7402 (1)
• Circuito integrado 7805 (1)
• Diodo Emisor de Luz (4)
• Resistencia de 1kΩ (4)
• Capacitor de 1µF / 16V (1)
• Capacitor de 0.1µF / 16V (1)
• Protoboard (1)
• Fuente de alimentación de +9V (1)

• Cables de conexión
PROCEDIMIENTO

REGULACIÓNDEVOLTAJE

1. El primer paso es regular el voltaje de tensión de


alimentación del circuito a 5 voltios, para ello implemente el circuito de la
figura 1.5 (Práctica de laboratorio 1).

PRUEBADECOMPUERTAS

2. Pruebe cada una de las compuertas lógicas, para esto implemente


cada uno de los circuitos que se muestran en la figura 2.5.

7400 7402

A0 B0 OUT0 A1 B1 OUT1

0 0 1 0 0 1

0 1 1 0 1 0

1 0 1 1 0 0

1 1 0 1 1 0
A0 U1:A
1 D1
0 3
R2
2
220
LED-GREEN
B0 7400

0
A1 U2:A
2 D2
0 1
R1
3 220
B1 LED-GREEN
7402
0

A0 U1:A
1 D1
1 3
R2
2
220
LED-GREEN
B0 7400

1
A1 U2:A
2 D2
1 1
R1
3 220
B1 LED-GREEN
7402
1

Implemente y desarrolle la tabla de verdad de cada una de las


siguientes funciones usando compuertas NAND:
̅
𝑿 = 𝑨𝑩 + 𝑪

A B C ̅
𝑿 = 𝑨𝑩 + 𝑪

0 0 0 1

0 0 1 0

0 1 0 1

0 1 1 0

1 0 0 1

1 0 1 0

1 1 0 1

1 1 1 1
CIRCUITO DISEÑADO EN EL PROTEUS:

A
U1:A
0 1 U1:B U1:D
3 4 13
B 2 6 11
5 12 U2:B
0 7400 4
R1
7400 7400 6
5
U1:C 220
C 10 U2:A 7400
8 1
0 9 3 D1
2 LED-GREEN
7400
7400

A
U1:A
1 1 U1:B U1:D
3 4 13
B 2 6 11
5 12 U2:B
1 7400 4
R1
7400 7400 6
5
U1:C 220
C 10 U2:A 7400
8 1
1 9 3 D1
2 LED-GREEN
7400
7400

DIAGRAMA DE TIEMPO:
̅
̅ 𝑪 + 𝑩𝑪
𝒁=𝑨

A B C 𝒁=𝑨 ̅
̅ 𝑪 + 𝑩𝑪

0 0 0 0

0 0 1 1

0 1 0 1

0 1 1 1

1 0 0 0

1 0 1 0

1 1 0 1

1 1 1 0

CIRCUITO DISEÑADO EN EL PROTEUS:

DIAGRAMA DE TIEMPO:
Implemente y desarrolle la tabla de verdad de las funciones X y Z usando
compuertas NOR (en una hoja aparte del modulo)

̅
a. 𝑿 = 𝑨𝑩 + 𝑪

̅
̅ 𝑪 + 𝑩𝑪
b. 𝒁 = 𝑨
Un número binario de 4 bits se representa como A3A2A1A0, donde
A3,A2,A1 y A0 representan los bits individuales con A0 igual a LSB.
Diseñe un circuito lógico que produzca una salida alta siempre que el
número binario sea mayor que 0010 y menor que 1000. (en una
hoja aparte del modulo
A3 A2 A1 A0 ̅̅̅̅(𝑨𝟐 + 𝑨𝟏𝑨𝟎)
𝑿 = 𝑨𝟑

0 0 0 0 0

0 0 0 1 0

0 0 1 0 0

0 0 1 1 1

0 1 0 0 1

0 1 0 1 1

0 1 1 0 1

0 1 1 1 1

1 0 0 0 0

1 0 0 1 0

1 0 1 0 0

1 0 1 1 0

1 1 0 0 0

1 1 0 1 0

1 1 1 0 0

1 1 1 1 0
CIRUCITO DISEÑADO EN EL PROTEUS

Diseñe un circuito lógico que controle el paso de una señal A de


acuerdo con los siguientes requisitos: La salida X será igual a A cuando
las entradas de control B y C sean las mismas. X se quedará en alto
cuando B y C sean diferentes. (en una hoja aparte del modulo)

A B C 𝒁=𝑨+𝑩 ̅
̅ 𝑪 + 𝑩𝑪

0 0 0 0

0 0 1 1

0 1 0 1

0 1 1 0

1 0 0 1

1 0 1 1

1 1 0 1

1 1 1 1
CIRCUITO DISEÑADO EN EL PROTEUS

CUESTIONARIO
1. ¿Qué permite la utilización de compuertas NAND y NOR?

 Nos sirven en algunos casos para ayudar la a reducción de un circuito


lógico y para combinar las diferentes compuertas básicas.

2. Demuestre teóricamente los teoremas de DeMorgan.

̅̅̅̅ = 𝐴̅ + 𝐵̅
𝐴𝐵
̅̅̅̅̅̅̅̅
𝐴 + 𝐵 = 𝐴̅. 𝐵̅

3. Defina cada uno de los siguientes términos: generador de


paridad y entrada flotante

 La entrada flotante o pin suelto produce un 1 lógico en el pin que se


encuentra suelto o sin conectarse en ningún lugar
 El generador de paridad es un Circuito digital que le asigna un bit
adicional de paridad a un conjunto de bits .El bit de paridad se utiliza
para detectar posibles errores en la transmisión en el dato transmitido

También podría gustarte