Está en la página 1de 2

1

Laboratorio N°1 Análisis y diseño de circuitos


digitales
Andrea Yuliana Triana Camacho, Código: 20171572023 - Javier Ricardo Cossio Vargas, Código: 20181572009
-Sebastián Góngora Quiroga, Código: 20182572036

I. C OMPARADOR : C. Simulación:

Diseñe un circuito comparador de dos números de 2 bits (


A1 A0 y B1 B0 ). El circuito deberá tener una señal de salida
Z, que será ALTA para indicar que A y B son iguales o que
A es mayor que B, y Z será BAJA cuando A es menor que B.

A. Tabla de verdad con las compuertas NOT y OR:

A B B’ A+B’
0 0 1 1 Fig. 2. Comparador
0 1 0 0
1 0 1 1
1 1 0 1
TABLE I D. Análisis de resultados:
TABLA DE VERDAD + SIMPLIFICACIÓN

En este ejercicio nos podemos dar cuenta que tenemos 4


entradas y gracias a la simplificación de la misma logramos
obtener una sola salida mediante el álgebra boole, donde la
Las funciones lógicas que utlizamos fueron la de la com- entrada B es negada por la compuerta NOT, y con la compuerta
puerta NOT que hace referencia a B’ y la de la compuerta OR OR sumamos la entrada A mas la entrada B negada (B’).
que hace referencia a A+B’.

II. A LARMA BANCO


B. Diseño de circuito digital (Comparador):
Se diseña una alarma contra robos para un banco, de modo
que percibe 4 líneas de señal como entradas. La línea A es
del interruptor secreto de control, la línea B es de un sensor
de presión debajo de una caja fuerte que se encuentra en un
gabinete cerrado, la línea C es de un reloj alimentado por
baterías, y la línea D se conecta a un interruptor en la puerta
del gabinete cerrado. Las siguientes condiciones producen un
voltaje de 1 lógico en cada línea:
1. El interruptor de control está cerrado.
2. La caja fuerte está en su posición normal dentro del
gabinete.
3. El reloj está entre las 1000 y las 1400 hrs.
Fig. 1. Comparador 4. La puerta del gabinete está cerrada.
2

A. Tabla de verdad: C. Diseño de circuito digital (Alarma de banco):

A B C D Z
0 0 0 0 1
0 0 0 1 0
0 0 1 0 1
0 0 1 1 0
0 1 0 0 1
0 1 0 1 0
0 1 1 0 1
0 1 1 1 0
1 0 0 0 1
1 0 0 1 1
1 0 1 0 1
1 0 1 1 1
1 1 0 0 1 Fig. 3. Alarma de Banco
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0 D. Simulación:
TABLE II
TABLA DE VERDAD

B. Funciones lógicas y Proceso de simplificación:


Son utlizadas las funciones de las compuertas NOT, OR y
AND.
(’) Negación, (”) Doble negación.
y realizamos el siguiente proceso para llegar a la simplif-
cación
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
A B C D +A B C D +A B C D +A B C D +A B C D

Fig. 4. Alarma de Banco


0 0 0 0 0 0 0 0 0 0 0 0 0 0
+A B C D + A B C D + A B C D + A B C D

E. Análisis de resultados:
0 0 0 0 0 0 0 0 0 0 0 0
A D (B C + B C + BC + BC) + C D (AB + AB) + AB (C D + CD + CD)
Para la solución y ejecución de ente circuito digital (Alarma
de banco), utlizamos tres tipos de compuertas NOT, OR, AND
0 0 0 0 0 0 0 0 0 0 0
A D (B (C + C) + B(C + C) + C D (A(B + B) + AB (C D + C(D + D) , utilizamos el álgebra booleana para realizar el proceso de
simplificación y obtener una sola salida.
0 0 0 0 0 0
A D + C D A + AB (C D + C)

III. C ONCLUSIONES
0 0 0 0 0 0
D (A + CA ) + AB C D + AB C
• Gracias a el álgebra booleana, podemos hacer uso de
sus funciones y lograr una simplificación de los circuitos
0 0 0 0 0 0 0
D (A + A)(A + C ) + AB C D + AB C
digitales.
• Las compuertas lógicas son los dispositivos electrónicos
0 0 0 0 0 0
(A + C )D + AB C D + AB C
más utilizados y sencillos en este momento.
• En esta práctica de labooratorio mediante las sim-
0 0 0 0 0 0 0
A D + D C + AB C D + AB C ulaciones logramos comprobar que las expresiones
booleanas si se cumplen.
0 0 0 0 0 0
C (D + AB D) + A D + AB C

0 0 0 0 0 0 0 0
C ((D + A)(D + D)(D + B )) + A D + AB C

0 0 0 0 0 0 0 0 0
C ((D D ) + (D ∗ B) + (AD ) + (AB )) + A D + AB C

0 0 0 0 0 0
C (D + AB ) + A D + AB C

0 0 0 0 0 0 0
C D + C AB + A D + AB C

0 0 0 0 0 0
C D + AB (C + C) + A D

0 0 0 0 0
C D + AB + A D

También podría gustarte