Está en la página 1de 3

1

Cristian Marcelo Molina Guadalupe, Estudiante de Ingeniería Electrónica y Telecomunicaciones,

Obtención de Min. Términos y Max. Términos UNACH

mediante compuertas Lógicas AND OR NOT


Abstracto—A continuación en esta práctica de laboratorio se


realizó un análisis de los valores lógicos con respecto a
mediciones de voltajes, es decir que voltaje corresponde al valor
lógico 0 y valor lógico 1.
Se realizó el respectivo funcionamiento de circuitos con
compuertas lógicas, además de la implementación de otros Fig. 2 Compuerta AND. (Compuerta AND y tabla)
circuitos en el que se manejen los términos mínimos términos
máximos utilizando análisis mediante tablas lógicas.
C. COMPUERTA OR (O) 7432

I. INTRODUCCIÓN Produce una función sumadora, es decir en su salida se

L os circuitos lógicos son circuitos que producen en su


salida una señal lógica, ya sea “1” o “0”, dependiendo de
sus entradas y compuertas que se utilicen.
obtiene un 1 si alguna de las entradas es 1, solo se obtendrá un
0 en la salida si las dos entradas son 0.

Para el análisis y construcción de estos circuitos existen las


tablas de verdad, que son tabulaciones de las posibles
combinaciones de las entradas; esta información de salida
toma el nombre de bit, es decir “0” o “1”.

II. MARCO TEÓRICO


Existen tres operaciones binarias básicas: AND, NOT Y
OR.
A. COMPUERTA NOT (INVERSOR) 7404

Fig. 3 Compuerta OR. (Compuerta OR y tabla)


Es aquella compuerta en la que se puede obtener en su
salida la negación de su entrada, es decir si a su entrada
colocamos un 1 en su salida tendremos un 0, o lo contrario si
en su entrada un 0 en su salida un 1. Se representa por un D. MATERIALES Y EQUIPOS UTILIZADOS
apóstrofe o una raya superior en a variable de entrada.
Voltímetro
4 resistencias de 220 ohmios.
ENTRENADOR DIGITAL
Punta Lógica
Compuertas NAD, OR, NOT
Dipswitch de 4 u 8 entradas.

Fig. 1 Compuerta NOT. (Representaciones de esta compuerta.)


E. PROCEDIMIENTO DE LA PRÁCTICA

B. COMPUERTA AND (Y) 7408 1. Reconocimiento del entrenador digital:


Este tipo de compuerta tiene variables de entrada
designadas por A y B y una salida binaria.
Produce la multiplicación lógica AND: solo resulta un 1 en
la salida si ambas entradas son 1 de lo contrario la salida es 0.

 Fig. 4 Punta Lógica y entrenador digital.


2

2. Construcción del circuito lógico:


F=AB’+A’B

Fig. 8 Circuito Equivalente de A’B’+AB


3.1 Tabla de verdad

A B A’ B’ A’B’ A A’B’+AB
B
0 0 1 1 1 0 1
Fig. 5 Circuito 1.
0 1 1 0 0 0 0
1 0 0 1 0 0 0
1 1 0 0 0 1 1

3.2 Simulación

Fig. 6 Equivalente de AB’+A’B

2.1 Tabla de verdad

A B B’ AB’ A’ A’B AB’+A’B


0 0 1 0 1 0 0 4. Obtención de Min Términos
0 1 0 0 1 1 1
1 0 1 1 0 0 1 F= Σm(0,4,7,11)
F= Σm(A’B’C’D’+A’BC’D’+A’BCD+AB’CD)
1 1 0 0 0 0 0
TABLA 1
2.2 Simulación A B C D A' B' C' D' A’B’C’D’ A’BC’D A’BCD AB’CD (A’B’C’D’+A’BC’D’+A’BCD+AB’CD)
0 0 0 0 0 1 1 1 1 1 0 0 0 1
1 0 0 0 1 1 1 1 0 0 0 0 0 0
2 0 0 1 0 1 1 0 1 0 0 0 0 0
3 0 0 1 1 1 1 0 0 0 0 0 0 0
4 0 1 0 0 1 0 1 1 0 1 0 0 1
5 0 1 0 1 1 0 1 0 0 0 0 0 0
6 0 1 1 0 1 0 0 1 0 0 0 0 0
7 0 1 1 1 1 0 0 0 0 0 1 0 1
8 1 0 0 0 0 1 1 1 0 0 0 0 0
9 1 0 0 1 0 1 1 0 0 0 0 0 0
10 1 0 1 0 0 1 0 1 0 0 0 0 0
11 1 0 1 1 0 1 0 0 0 0 0 1 1
12 1 1 0 0 0 0 1 1 0 0 0 0 0
13 1 1 0 1 0 0 1 0 0 0 0 0 0
14 1 1 1 0 0 0 0 1 0 0 0 0 0
3. Construcción del circuito lógico: 15 1 1 1 1 0 0 0 0 0 0 0 0 0

F=A’B’+AB

4.1 Simulación:

Fig. 7 Circuito 2
3

negación del primero.


En los siguientes circuitos para encontrar los términos
mínimos y máximos en el momento de medir los voltajes en la
salida de 1 lógico dio un resultado de 3.4 voltios lo que pudo
bajar el voltaje por la caída de tensión en las resistencias.

IV REFERENCIAS

Publicaciones de internet:
[1] http://www.profesormolina.com.ar/electronica/componentes/int/comp
[2] http://www.aguilarmicros.mex.tl/imagesnew2/0/0/0/0/2/1/4/2/9/6/Comp
_L.pdf

5. Obtención de Max términos BIOGRAFÍA

F=πM (1,2,3,14) Cristian Molina. Nació en Riobamba, el 14 de


F=πM((A+B+C+D’)(A+B+C’+D)(A+B+C’+D’) septiembre de 1990. Se graduó en el Instituto
Tecnológico Superior “Carlos Cisneros” y
(A’+’+C’+D)) actualmente estudia en la Universidad Nacional de
Chimborazo.
TABLA 2 Obtuvo su título de Técnico Industrial en
Electrónica en el colegio “Carlos Cisneros” y
A B C D A' B' C' D' (A+B+C+D’) (A+B+C’+D) (A+B+C’+D’) (A’+’+C’+D) ((A+B+C+D’)(A+B+C’+D)(A+B+C’+D’)(A’+’+C’+D))
actualmente se encuentra cursando quinto
0 0 0 0 0 1 1 1 1 1 1 1 1 1 semestre de Ingeniería en Electrónica y
1
2
0
0
0 0
0 1
1 1 1 1 0
0 1 1 0 1
0
1
1
0
1
1
1
1
0
0
Telecomunicaciones en la UNACH.
3 0 0 1 1 1 1 0 0 1 1 0 1 0
4 0 1 0 0 1 0 1 1 1 1 1 1 1
5 0 1 0 1 1 0 1 0 1 1 1 1 1
6 0 1 1 0 1 0 0 1 1 1 1 1 1
7 0 1 1 1 1 0 0 0 1 1 1 1 1
8 1 0 0 0 0 1 1 1 1 1 1 1 1
9 1 0 0 1 0 1 1 0 1 1 1 1 1
10 1 0 1 0 0 1 0 1 1 1 1 1 1
11 1 0 1 1 0 1 0 0 1 1 1 1 1
12 1 1 0 0 0 0 1 1 1 1 1 1 1
13 1 1 0 1 0 0 1 0 1 1 1 1 1
14 1 1 1 0 0 0 0 1 1 1 1 0 0
15 1 1 1 1 0 0 0 0 1 1 1 1 1

5.1 SIMULACIÒN

III. CONCLUSIONES
Al comparar los valores lógicos 0 y 1 en la práctica con los
voltajes medidos con un voltímetro se estableció que para el
valor lógico 1 corresponde el voltaje de aproximadamente 5
voltios y el valor lógico 0 corresponde a 0.17 voltios.
La relación que existe entre el primer circuito de
F=AB’+A’B que es el equivalente de la compuerta lógica
exclusiva EXOR y el segundo circuito F=A’B’+AB con su
equivalente EXNOR es que sus valores lógicos en la salida
son contrarios esto es porque el segundo circuito es la

También podría gustarte