Está en la página 1de 4

1

SUMADOR RESTADOR F1 Y F2
ADRIAN GUTIERREZ HUERTAS 20191007077
DAVIAM FARID ORTIZ DIAZ 20191007049
dfortizd@correo.udistrital.edu.co
agutierrezh@correo.udistrital.edu.co

III. MATERIALES

I. INTRODUCCION • Programa (logisim).


Diodo (led).
En el siguiente laboratorio desarrollaremos un análisis • Compuertas lógicas.
de las dos formas del sumador-restador en el programa • Psoc.
• Dip swicth.
logisim, con el fin de comprender el funcionamiento de

cada una de ellas mediante el carry de entrada y de igual


IV. MARCO TEORICO
forma, el porqué de cada una de las salidas. Para llevar a
Compuerta OR: En un circuito digital la compuerta
cabo esta experiencia, nos basamos en compuertas lógicas OR es un circuito que tiene dos o más entradas y cuya
salida es igual a la suma OR de las entradas. El símbolo es
y seguidamente un Psoc para su posterior desarrollo. el siguiente:

II. OBJETIVOS

• Analizar el comportamiento de el sumador


restador en cada una de sus formas.

• Generar distintas alternativas para la Figura 1. Símbolo de circuito para una compuerta OR de dos entradas

simplificación de diferentes circuitos mediante el


Las entradas A y B son niveles de voltaje lógicos y la
sumador restador. salida x es un nivel de voltaje lógico cuyo valor es el
resultado de la operación OR de A y B; esto es, A+B= x.
• Analizar y comprender los operadores lógicos
Es decir que la compuerta OR opera en salida alta (1) si
(AND, XOR, OR) en el funcionamiento del
sumador restador forma 2 la entrada A, B o ambas están en un nivel lógico 1. La
salida de nivel lógico 0, se logra si todas las entradas están
en el nivel lógico 0.

Compuerta AND: En la siguiente figura se muestra la


compuerta AND de dos entradas:
2

Figura 2. Símbolo de circuito para una compuerta AND de dos entradas es 0. [1]
La salida de la compuerta AND es igual al producto Sumador:
AND de las entradas lógicas, es decir, x= A ∙B . En
Un sumador es un circuito lógico que calcula la operación
otras palabras, la compuerta AND es un circuito que suma. En los computadores modernos se encuentra en lo
opera en forma tal que su salida es alta (1) solo cuando que se denomina Unidad aritmético
todas sus entradas son altas (1). En todos los otros casos
lógica (ALU). Generalmente realizan las operaciones
aritméticas en código binario decimal o BCD exceso 3, Sumadores/Restadores:
por regla general los sumadores emplean el sistema
binario. En los casos en los que se esté empleando un Como regla, la sustracción binaria se realiza sumando al
complemento a dos para representar números negativos el minuendo el complemento a dos del sustraendo. El
sumador se convertirá en un sumador-restador (Adder- complemento a dos se obtiene complementando cada bit
subtracter). del sustraendo y sumando 1. Esta adición del 1 se lleva a
Restador: cabo poniendo el acarreo de entrada en C0 a 1 mientras se
suma el minuendo al complemento del substraendo. Es
Un restador es un circuito lógico que calcula laoperación decir, en general la resta se realiza a partir de la suma y, por
resta. Para realizar la resta se coloca el número binario este motivo, usualmente es más conveniente construir una
del primer operando (minuendo) en los interruptores A1, unidad funcional que realce tanto la suma como la resta. [3]
A2, A3, A4; y el número binario del segundo operando
▪ Suma y resta de 4 bits:
(sustraendo) en los interruptores B1, B2, B3 y B4.El
interruptor S / R (Suma / Resta) se coloca hacia la El circuito sumador restador paralelo de 4 bits tiene una
posición de "Resta", enviando un nivel lógico 1 al Cin del entrada adicional denominada de control de modo. Si esta
primer bloque y configurando el yB4inversor / buffer entrada está en el nivel bajo (0 lógico), las cuatro puertas
compuesto por las compuertas EXOR como inversor. XOR no tienen efecto en el dato de las entradas, el dato
pasa a través de las puertas XOR y no es invertido. La
Sumador/Restador: entrada Cin FA del 1 es mantenida en el nivel bajo, lo cual
hace que FA funcione como un semi sumador. En los
Sumador/restador de dos números de 4 bits. El circuito indicadores de salida aparecerá una suma de 4 bits.
debe sumar o restar dos números codificados en
complemento a 2 con 4 bits y cuyos valores estarán Cuando la entrada de control de modo del circuito
sumador restador esta en nivel alto (1 lógico) las cuatro
determinados por la posición de los• Interruptor el cual compuertas XOR actúan como inversores, se invierte el
será un cable cuya función será el de sumar si va B ,B ,B , B
conectado a tierra (-) y restar si va corriente (+). sustraendo ( 4 3 2 1 ). La entrada Cin al FA del
1 está en alta, lo que es lo mismo que sumar + 1al
Figura 3. Sumador/ Restador Forma 2 [2] sustraendo en complemento a 1. En los indicadores de
salida aparecerá una resta de 4 bits en forma binaria.

Figura 4. Diagrama lógico sumador/restador


3

FORMA 1 • Simulación forma 2

Signo: El bit más significativo representa el signo positivo


(0) o negativo (1). •
Magnitud: Corresponden al resto de bits
•Ejemplo: 010102=+1010
•Ejemplo: 110102=-1010
FORMA 2 •
Signo: El bit más significativo representa el signo positivo
(0) o negativo (1). •
Magnitud: Corresponden al resto de bits para números
positivos (igual que forma 1). Complemento a 2 del resto
de bits para números negativos.
•Ejemplo: 010102=+1010
•Ejemplo: 110102=-C2(1010)=-0110=-610 VI. RESULTADOS

V. SIMULACIONES Sumador-restador F1

Simulación Forma 1

Sumador-restador F2
4

VII. CONCLUSIONES

• Se comprueba que mediante compuertas lógicas


se puede generar un sistema de calculadora que
funciona con un carry de entrada como selector,
el cual, es el que decide la operación a realizar, ya
sea suma o resta.

• Logramos concluir que entiendo el


funcionamiento de un sumador se puede realizar
el diseño y ejecución de éste mediante la
herramienta PSoC, reduciendo elcircuito.

• Se comprobó tanto en el PSoC como en la


simulación el funcionamiento del circuito.

VIII. BIBLIOGRAFÍA
• http://profesores.fi-
b.unam.mx/normaelva/sumador_restador.pdf
• https://es.scribd.com/document/349461367/Infor
me-Laboratorio-Ele-Digital-5-Sumador-
Restador-F2
• R. J. T. y. N. S. Widmer., Sistemas digitales.
Principios y aplicaciones, Pentice Hall.

También podría gustarte