Está en la página 1de 9

CORTE I; LABORATORIO I 1

Laboratorio 1 Digitales
Angélica Julieth Madariaga Guevara
100790
Facultad de ingenierı́a
Universidad ECCI

Resumen—Assemblies of integrated circuits are made in La consigna del enunciado nos dice que tomemos
which the use of logic gates with references is evidenced
los valores de salida en 1 cuando se tome los valores
7432(or), 7400(nand), 7404(not) y 7408(and) de 2 a 6 por lo cual la tabla tiene las anteriores sali-
Index Terms—7400(nand), 7404(not) 7408(and) das. Se genera una expresión de compuertas a partir
7432(or), Álgeba de Boole Compuertas lógicas Normal de la forma normal conjuntiva la cual se reducirá
disyuntiva Table de verdad a apartir del álgebra de boole. A continuación se
expresan las ecuaciones.
I. I NTRODUCTION
Continuación se mostraran imágenes que re-
A 0 0 0 0 0 0 0
presentan el cambio de salida en una compuer- (A BC ) + (A BC) + (AB C ) + (AB C) + (ABC )
ta, tendrán una breve descripción sobre la función de (1)
entrada que se está dando por medio de compuertas Ecuación sin reducción
lógicas, ası́ mismo sabremos como funcionan, dando
solución a una problemática; en este medio se lleva
a un programa de simulación llamado proteus per-
mitiendonos confirmar datos y llegar a visualizarlos.

II. D ESARROLLO
Circuito que detecta el estado de un contador de Figura 1: simulación de la normal disyuntiva sin reducción
tres variables (a ,b, y c). El circuito se activa cuando
el número presente en la salida esté comprendido
entre 2 y 6 e incluyéndose.[1]
(A0 B) + (AB 0 ) + (AC 0 ) (2)
II-A. Primer punto. Contador de tres variables
Reducción a partir del álgebra de boole
Las salidas tienen por nombre A, B, C, La casilla
que tiene la letra R representará nuestra salida en la
tabla de verdad.
A B C R
0 0 0 0
0 0 1 0
0 1 0 1
0 1 1 1 Figura 2: Simulación de la reducción por Álgebra de boole
1 0 0 1
basándose en la forma normal disyuntiva
1 0 1 1
1 1 0 1
1 1 1 0
Demostración de los valores de salida correspon-
Cuadro I: Tabla de verdad dientes a la tabla de verdad
CORTE I; LABORATORIO I 2

Figura 3: resultado de salida en 0 Figura 7: resultado de salida en 4

Al tomar A valor 1, B valor 0 y c valor 0, se


Al tomar A valor 0, B valor 0 y c valor 0, se tendrá como resultado que el led se prenda.
tendrá como resultado que el led se apague.

Figura 8: resultado de salida en 5


Figura 4: resultado de salida en 1
Al tomar A valor 1, B valor 0 y c valor 1, se
tendrá como resultado que el led se prenda.
Al tomar A valor 0, B valor 0 y c valor 1, se
tendrá como resultado que el led se apague.

Figura 9: resultado de salida en 6

Al tomar A valor 1, B valor 1 y c valor 0, se


Figura 5: resultado de salida en 2 tendrá como resultado que el led se prenda.

Al tomar A valor 0, B valor 1 y c valor 0, se


tendrá como resultado que el led se prenda.

Figura 10: resultado de salida en 7

Al tomar A valor 1, B valor 1 y c valor 1, se


tendrá como resultado que el led se apague.
Figura 6: resultado de salida en 3
II-B. Segundo ejercicio. Control de calidad
La consigna del enunciado nos dice que en un
Al tomar A valor 0, B valor 1 y c valor 1, se control de calidad de un proceso industrial, las pie-
tendrá como resultado que el led se prenda. zas acabadas se verifican de tres en tres. El proceso
CORTE I; LABORATORIO I 3

Cuadro II: Tabla de verdad


A B C R
0 0 0 1
0 0 1 1
0 1 0 1
0 1 1 0
1 0 0 1
1 0 1 0
Figura 13: resultado de salida en 0
1 1 0 0
1 1 1 0
Cuadro III: Tabla de verdad del segundo ejercicio Al tomar A valor 0, B valor 0 y c valor 0 se
tendrá como resultado que el led se prenda.

se tiene pensando en ser diseño para que si al menos


dos de las tres piezas están defectuosas se dispare
una señal de alarma en los que su valor de será de 1
comprendido entre los 2 a 6 por lo cual se genera la
tabla anterior tabla de verdad correspondiendo a lo
solicitado. Se genera una expresion d ecompuertas a Figura 14: resultado de salida en 1
partir de la forma normal conjuntiva ya que a partir
de aquı́ podremos reducir la expresión haciendo uso Al tomar A valor 0, B valor 0 y c valor 1 se
del algebra de boole. A continuación se mostraran tendrá como resultado que el led se prenda.
las expresiones que salen tomando como forma la
normal conjuntiva ası́ como la simulación respectiva
de cada una.

(a0 b0 c0 ) + (a0 b0 c) + (a0 bc0 ) + (ab0 c0 ) (3)


Forma normal disyuntiva. Sin reducción
Figura 15: resultado de salida en 2

Al tomar A valor 0, B valor 1 y c valor 0 se


tendrá como resultado que el led se prenda.

Figura 11: Forma normal disyuntiva. Sin reducción

(a0 b0 ) + (a0 c0 ) + (b0 c0 ) (4)


Figura 16: resultado de salida en 3
Formal normal disyuntiva. Reducción a partir del
álgebra de boole Al tomar A valor 0, B valor 1 y c valor 1 se
tendrá como resultado que el led se apague.

Figura 12: Formal normal disyuntiva. Reducción a partir del


álgebra de boole Figura 17: resultado de salida en 4
CORTE I; LABORATORIO I 4

Al tomar A valor 1, B valor 0 y c valor 0 se II-C. Tercer punto. universalidad de las compuer-
tendrá como resultado que el led se prenda. tas NAND

A B C D Resultado
0 0 0 0 1
0 0 0 1 1
0 0 1 0 0
0 0 1 1 1
0 1 0 0 1
0 1 0 1 1
0 1 1 0 0
0 1 1 1 1
1 0 0 1 1
Figura 18: resultado de salida en 5 1 0 1 0 0
1 0 1 1 1
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0
Al tomar A valor 1, B valor 0 y c valor 1 se Cuadro IV: Tabla de verdad del tercer punto
tendrá como resultado que el led se apague.

Se desarrolla un circuito en el que sólo se usaran


compuertas NAND, demostrando la universalidad
que posee esta compuerta ya que apartir de ella
se pueden crear otras compuertas como lo son
7432(or), 7404(not) y 7408(and). A continuación se
mostrará la respuesta de la compuerta teniendo en
cuenta el cambio en los valores de entrada.

Figura 19: resultado de salida en 6

Al tomar A valor 1, B valor 1 y c valor 0 se


tendrá como resultado que el led se apague. Figura 21: expresión sin cambio

Circuito planteado originalmente

Figura 20: resultado de salida en 7


Figura 22: universalidad de la Nand

Al tomar A valor 1, B valor 1 y c valor 1 se Transformación del circuito original a sólo com-
tendrá como resultado que el led se apague. puertas NAND-7400
CORTE I; LABORATORIO I 5

Figura 23: resultado de salida en 0 Figura 25: resultado de salida en 2

Al tomar A valor 0, B valor 0, c valor 0 y d valor Al tomar A valor 0, B valor 0, c valor 1 y d valor
o se tendrá como resultado que el led se prenda. o se tendrá como resultado que el led se apague.

Figura 24: resultado de salida en 1 Figura 26: resultado de salida en 3

Al tomar A valor 0, B valor 0, c valor 1 y d valor Al tomar A valor 0, B valor 0, c valor 1 y d valor
1 se tendrá como resultado que el led se prenda. 1 se tendrá como resultado que el led se prenda.
CORTE I; LABORATORIO I 6

Figura 27: resultado de salida en 4 Figura 29: resultado de salida en 6

Al tomar A valor 0, B valor 1, c valor 0 y d valor Al tomar A valor 0, B valor 1, c valor 1 y d valor
o se tendrá como resultado que el led se prenda. o se tendrá como resultado que el led se apague.

Figura 28: resultado de salida en 5 Figura 30: resultado de salida en 7

Al tomar A valor 0, B valor 1, c valor 0 y d valor Al tomar A valor 0, B valor 1, c valor 1 y d valor
1 se tendrá como resultado que el led se prenda. 1 se tendrá como resultado que el led se prenda.
CORTE I; LABORATORIO I 7

Figura 31: resultado de salida en 8 Figura 33: resultado de salida en 10

Al tomar A valor 1, B valor 0, c valor 0 y d valor Al tomar A valor 1, B valor 0, c valor 1 y d valor
o se tendrá como resultado que el led se prenda. o se tendrá como resultado que el led se apague.

Figura 32: resultado de salida en 9 Figura 34: resultado de salida en 11

Al tomar A valor 1, B valor 0, c valor 0 y d valor Al tomar A valor 1, B valor 0, c valor 1 y d valor
1 se tendrá como resultado que el led se prende. 1 se tendrá como resultado que el led se prende.
CORTE I; LABORATORIO I 8

Figura 35: resultado de salida en 12 Figura 37: resultado de salida en 14

Al tomar A valor 1, B valor 1, c valor 1 y d valor


o se tendrá como resultado que el led se apague.
Al tomar A valor 1, B valor 1, c valor 0 y d valor
o se tendrá como resultado que el led se apague.

Figura 38: resultado de salida en 15

Al tomar A valor 1, B valor 1, c valor 1 y d valor


Figura 36: resultado de salida en 13 1 se tendrá como resultado que el led se apague.

III. C ONCLUSIONES
Al tomar A valor 1, B valor 1, c valor 0 y d valor Gracias a la utilización de sistemas integrados uti-
1 se tendrá como resultado que el led se apague. lizando compuertas lógicas podemos crear sistemas
CORTE I; LABORATORIO I 9

ordenados para que funcionen según las especifica-


ciones del creador y con el fin de solucionar una
problemática; en el primer caso fue posible crear
reconocimiento de información y plasmarlo en en-
cendido y apagado. En el segundo caso fue efectivo
crear un sistema del cual nos brinda información
del que podemos reconocer cuando las piezas salen
defectuosas afectando a la industria responsable de
su creación a partir del on/off; en el tercer punto
se reconoce la importancia de las compuertas y
como podemos crear compuertas a partir de otra
compuerta, en este caso se utiliza la NAND y esto
no afectará los resultados que se desean.
[2]

IV. R ESULTADOS
Se mostrará en la presentación del laboratorio el
dı́a miércoles 3 de marzo del 2021.

R EFERENCIAS
[1] M Morris Mano. Arquitectura de computadoras. Pearson
Educación, 1994.
[2] Ronald J Tocci and Neal S Widmer. Sistemas digitales: princi-
pios y aplicaciones. Pearson Educación, 2003.

También podría gustarte