Está en la página 1de 2

PRÁCTICA # 5 (Diseño de circuitos combinatorios MSI -2-)

Pre-laboratorio (2 pts)

VERDADERO O FALSO (0,1 pto c/u)


1.- Un multiplexor (MUX) de 16 entradas tiene 4 líneas de selección. (V ).
2.- Un MUX de 8 a 1, se puede construir con 7 MUX de 2 a 1. (V).
3.- El 74LS138 tiene 3 líneas de habilitación activas en bajo. (F).
4.- Los decodificadores tienen una sola salida. (V).
5.- La palabra 1100101010 tiene paridad par. (F ).

DESARROLLO (1,5pts)
1.- Haga las conexiones necesarias de los elementos que se muestran en la fig. 1 para que
el circuito haga una visualización multiplexada. 2 números A (A3 A2 A1 A0) y B (B3 B2 B1
B0) se deben mostrar en los displays AC como una cantidad de 2 dígitos decimales (por
ejemplo 63), donde A=6 (0110) y B=3 (0011). Una señal binaria de 1 KHz y 50% de ciclo
útil será quien haga los cambios en el MUX y activará al display correspondiente. Pueden
usar alguna compuerta adicional que no aparece en la fig. 1. Hagan el esquemático usando
Proteus y eso es lo que deben enviar.

1KHz, 50% c.u.


?

A0
A1
A2 U2
A3 2
3
1A
1B
1Y
4
U1
5 7 7 QA 13
2A 2Y A
6 1 12
2B B QB
11 9 2 11
3A 3Y C QC
10
B0 14
3B
4A 4Y
12
6
4 D
BI/RBO
QD
QE 9
10

13 5
B1 4B RBI
3 LT
QF
15
14
QG
B2 1
15 E
A/B
74LS47

B3 74LS157
Siguiendo las condiciones del enunciado, el esquemático es el siguiente:

Para efectos prácticos, se comprobó como en el enunciado, colocando las entradas


A=6 (0110) y B=3 (0011), visualizando en el display el número 63.

También podría gustarte