Está en la página 1de 16

REPÚBLICA BOLIVARIANA DE VENEZUELA

MINISTERIO DEL PODER POPULAR PARA LA EDUCACIÓN SUPERIOR


UNIVERSIDAD DE FALCÓN (UDEFA)
FACULTAD DE INGENIERÍA
CARRERA: INGENIERÍA ELECTRÓNICA
CÁTEDRA: CIRCUITOS DIGITALES
PROF. AVINIDAD MENDEZ

UNIDAD IV FAMILIAS LOGICAS

REALIZADO POR:
ALESSANDRA VELLUCCI
C.I. V-28.651.919

Punto Fijo, Julio 2021


INTRODUCCIÓN
En el mundo de la electrónica existen infinidades de elementos que son capaces
de alimentar, absorber, distribuir, detener o consumir el flujo del voltaje o de la
corriente a un circuito es por ello, que para cada familia se describe de forma distinta
haciendo que se puedan realizar variedades de circuitos integrados. Ahora bien el
presente informe tiene como finalidad comprender el funcionamiento de las familias
lógicas c-mos y ttl, a través de una investigación que permite el aprendizaje
significativo, para el debido uso de las familias lógicas a futuro.

FAMILIA C-MOS (Serie 4000 versión Estándar. )


Dentro de la familia CMOS, se ha citado la serie 4000, que se caracteriza por
tener una tensión de alimentación de 3 a 18 V, un consumo por puerta de 2,5 nW
y un tiempo de propagación por puerta de 40 ns. En el mismo grupo hay dos
subfamilias, cada vez más empleadas, que son:

 HCMOS (CMOS de Alta Velocidad), con tensión de alimentación entre 2 y


6 V, consumo de 2,5 nW y tiempo de retraso de 9 ns. Es la serie 74HC.
 HCMOS (CMOS de alta velocidad y compatible con TTL), con tensión de
alimentación de 5 V, consumo de 2,5 nW y tiempo de retraso por puerta de
9 ns. Es la serie 74HCT.
4000 Dos puertas
NOR de 3 entradas
y un inversor.

CARACTERISTICAS DE ESTOS CIRCUITOS MSI , de media escala

 NIVELES DE TENSION DE ALIMENTACION


Las series 4000 y 74C funcionan con valores de VDD, que van de 3 a 15 V,
por lo que la regulación del voltaje no es un aspecto crítico. Las series 74HC y
74RCT funcionan con un menor margen de 2 a 6 V. Cuando se emplean
dispositivos CMOS y TTL, juntos, es usual que el voltaje de alimentación sea de 5
V para que una sola fuente de alimentación de 5 V proporcione VDD para los
dispositivos CMOS y VCC para los TTL. Si los dispositivos CMOS funcionan con
un voltaje superior a 5V para trabajar junto con TTL se deben de tomar medidas
especiales.
 TEMPERATURAS TIPICAS DE TRABAJO.

Existe un intervalo de temperaturas para el cual está garantizado el


funcionamiento de los circuitos integrados digitales: el intervalo "normal" de
funcionamiento va de -40ºC a 85ºC para CMOS . Existen, además, series
denominadas "militares" para aplicaciones que requieren mayor rango de
temperaturas, de -55ºC a 125ºC se distinguen porque su numeración empieza por
54 y su encapsulado es cerámico, hay que tener en cuenta que las características
de una puerta lógica varían fuertemente con la temperatura; en general empeoran
al aumentar la temperatura, lo cual se refleja en reducción de los márgenes de
ruido y de la velocidad de trabajo y en aumento del consumo ya que el mismo
circuito desprende calor, como consecuencia de la disipación de la energía que
utiliza en su funcionamiento, y causa una elevación de su propia temperatura que,
en ocasiones, puede ser importante.

 POTENCIA DE TRABAJO.
La potencia disipada, es la media de potencia disipada a nivel alto y bajo.
Se traduce en la potencia media que la puerta va a consumir. Tal y como
comentamos, uno de los principales motivos del empleo de la lógica CMOS es
su “muy bajo consumo de potencia”. Cuando un circuito lógico CMOS se
encuentra en estático (sin cambiar) o en reposo, su disipación de potencia es
extremadamente baja, aumentando conforme aumenta la velocidad de
conmutación. Esto lo podemos observar examinando cada uno de los
circuitos de las Figuras 2(a), 3(a) y 4(a), independientemente del estado de la
salida, hay una muy alta resistencia entre el terminal VDD y masa, debido a
que siempre hay un. MOSFET apagado en la trayectoria de la corriente. Por
este motivo, se produce una disipación de potencia dc típica del CMOS de
sólo 2.5 nW por compuerta cuando VDD = 5 V; aún en VDD = 10 aumentaría
sólo 10 nW. Con estos valores de PD es fácil observar por qué la familia
CMOS se usa ampliamente en aplicaciones donde el consumo de potencia es
de interés primordial.
 FAN OUT
Este término se emplea para indicar el máximo número de entradas que se
pueden conectar a un determinado circuito, está relacionado directamente con la
máxima corriente que puede circular por la salida de un determinado circuito
digital, expresada en unidad de carga (la corriente máxima que circula por una
entrada de la puerta básica de la familia lógica considerada).Si una puerta tiene
un fan-out de 15 , lo que nos quiere decir es que no se pueden conectar más de
10 entradas a esa salida (siempre de la misma familia) La familia lógica TTL
tiene un fan-out de 10, mientras que la familia lógica CMOS tiene un fan-out de
50.

 INMUNIDAD FRENTE AL RUIDO


Se denomina ruido a “cualquier perturbación involuntaria que puede originar un
cambio no deseado en la salida del circuito.” El ruido puede generarse
externamente por la presencia de escobillas en motores o interruptores, por
acoplo por conexiones o líneas de tensión cercanas o por picos de la corriente de
alimentación. Los circuitos lógicos deben tener cierta inmunidad al ruido la cual es
definida como “la capacidad para tolerar fluctuaciones en la tensión no deseadas
en sus entradas sin que cambie el estado de salida”. Los fabricantes establecen
un margen de seguridad para no sobrepasar los valores críticos de tensión
conocido como MARGEN DE RUIDO.

 Nivel Maximo de entrada interpretado como 0 Logico. ( VIL )


El rango de variación de la tensión de entrada de la puerta que es
reconocido como nivel lógico bajo por la misma. El margen del cero (VIL)
viene determinado por un valor máximo (VILmáx) y por un valor mínimo
(VILmín). Cualquier valor de la tensión de entrada (VI) comprendido entre
VILmín y VILmáx será un nivel lógico bajo, es decir, será reconocido como ‘0’
en la entrada.
 Nivel Minimo de entrada interpretado como 1 Logico. ( VIH)
Margen de variación de la tensión de entrada (VI) dentro del cual ésta es
reconocida como nivel alto por la puerta. Está delimitado por un valor máximo
de la tensión de entrada (VIHmáx) y un valor mínimo de la misma (VIHmín).
Cualquier valor de la tensión de entrada comprendido en este margen será un
nivel lógico alto en la entrada (‘1’).

 Nivel máximo de salida con salida a 0 logico. (VOL ) El rango de


variación de la tensión de salida de la puerta que es reconocido como
nivel lógico bajo por la misma.
 Nivel minimo de salida con salida interpretada a 1 (VOH ) Margen de
variación de la tensión de salida (VO) dentro del cual ésta es reconocida
como nivel alto por la puerta.
 Frecuencias típicas de trabajo.. o tiempos de respuesta. Los CMOS, al
igual que N-MOS y P-MOS, tiene que conducir capacitancias de carga
relativamente grandes, su velocidad de conmutación es más rápida debido
a su baja resistencia de salida en cada estado. Recordemos que una
salida N-MOS tiene que cargar la capacitancia de carga a través de una
resistencia relativamente grande (100 k ). En el circuito CMOS, la
resistencia de salida en el estado ALTO es el valor RON del P-MOSFET, el
cual es generalmente de 1 k o menor. Esto permite una carga más rápida
de la capacitancia de carga.

CORRIENTES DE SALIDA, máxima corriente entregada con salida a nivel


alto ( 1 logico ) ( IOH ) Intensidad que puede suministrar la puerta cuando la
salida está a nivel alto. En este caso la puerta entrega corriente (fuente) a
las entradas de las puertas de carga.

CORRIENTES DE SALIDA, máxima corriente que puede recibir con salida


a nivel bajo ( O lógico) , de la familia MSI o Incluso de la familia LSI( IOL )
Capacidad que tiene la puerta para absorber una intensidad cuando la salida
se encuentra a nivel bajo. La puerta actúa como sumidero de corriente.

A que se refiere , aquellos circuitos integrados DRENAJE ABIERTO o


OPEN DRAIN… para que serviría este tipo de chips, Es muy común en los
circuitos integrados que los pines de salida sean de drenaje abierto. Una hoja de
datos para un IC lo indicará para un pin de salida o mostrará un diagrama de
circuito funcional con el pin de salida conectado internamente al “drenaje abierto”
de un FET de canal n. Las salidas de drenaje abierto requieren una resistencia
pull-up (R en la imagen de arriba) para que la salida pueda “salir alto”
correctamente. La resistencia pull-up está conectada entre el pin de salida y el
voltaje de salida (Vcc en la imagen de arriba) que se desea para un estado alto.
Cuando el N-FET interno del IC está apagado, R “levanta” el pin de salida a Vcc y
en ese punto solo una cantidad muy pequeña de “corriente de fuga” debe fluir a
través del transistor N-FET. Cuando el N-FET interno del IC está activado, “tira
hacia abajo” del pin de salida a casi GND y el flujo de corriente está establecido
por la Ley de Ohm (I = Vcc / R).

El valor de R debe ser lo suficientemente grande como para limitar la corriente lo


suficiente como para que la salida N-FET no se dañe (consulte las clasificaciones
de la hoja de datos de IC), pero no tan grande como para que no sea mucho más
pequeña (generalmente órdenes de magnitud más pequeños) que La
combinación de cualquier otra impedancia conectada al mismo pin de salida
(generalmente llamado “alta impedancia”). Del mismo modo, Vcc debe estar
dentro de la hoja de datos dada las clasificaciones de voltaje del pin de salida.

 FAMILIA DE CHIPS TTL (SERIE 7400 , Versión Estándar )

La tecnología TTLt (transistor-transistor logic), una tecnología de


construcción de circuitos electrónicos digitales, su consumo relativamente alto
de los circuitos con transistores bipolares limitó el nivel de integración (cantidad
de transistores que pueden integrarse de manera fiable en un mismo chip) y,
en consecuencia, la complejidad del circuito. Su nivel de integración es medio
(menos de 10000 transistores por chip). Los integrados de esta familia se
identifican con un código de 4 ó 5 cifras que comienza con el número 74 para
la serie de especificaciones estándares o comerciales.

7400
ESTANDAR

1. CARACTERISTICAS DE ESTOS CIRCUITOS MSI , de media escala

a. NIVELES DE TENSION TIPICO.

La tensión típica de los circuitos es de 5 v, es común en las series TTL,


cuya tensión oscila entre 4´75 y 5´25 v, requiriendo de esta forma una fuente
de alimentación bien filtrada y estabilizada.

b. TEMPERATURAS TIPICAS DE TRABAJO.


Por ello, el diseño de un sistema digital tiene en cuenta el rango de
temperaturas en el que va a trabajar y, si es preciso, debe incluir un mecanismo
de refrigeración adecuado además la temperatura que proporcionan los
catálogos es el rango que soportan los circuitos integrados para su
almacenamiento, que suele ser de -65ºC a 150ºC de 0ºC a 70ºC en TTL

c. POTENCIA DE TRABAJO.
Cuando una señal lógica pasa por un circuito, incluso el más simple, siempre
experimenta un retardo, si a la entrada del circuito se produce un cambio de nivel
que implica una trasformación al nivel de la salida, dicha variación de la salida se
produce con un retraso al cambio en la entrada, que se llama tiempo de retardo
de propagación, es el producto del retardo de propagación de la puerta por su
disipación de potencia.

d. FAN OUT
Una salida puede manejar hasta 10 entradas 74LS, pero muchas más
entradas 74HCT.

e. INMUNIDAD FRENTE AL RUIDO


El ruido es un tema de vital importancia, que se debe tener presente en el
diseño de sistemas electrónicos, tanto analógicos como digitales, en muchas
ocasiones, el ruido es fuente de problemas para el diseñador, ya que no es fácil
conocer el origen del mismo y produce efectos sobre el equipo o sistema
diseñado. Las variaciones de la tensión de alimentación así como los campos
eléctricos y magnéticos pueden inducir tensiones no deseadas en las conexiones
entre circuitos lógicos que se denominan ruidos, que pueden llegar a afectar al
buen funcionamiento del circuito.

f. Nivel Maximo de entrada interpretado como 0 Logico. ( VIL )


su nivel es 0.8

g. Nivel Minimo de entrada interpretado como 1 Logico. ( VIH)


su nivel es 2,0

h. Nivel máximo de salida con salida a 0 logico. (VOL ) su nivel


es 0,4

i. Nivel minimo de salida con salida interpretada a 1 (VOH ) su


nivel es 2,4
j. Frecuencias típicas de trabajo.. o tiempos de respuesta,
hasta alrededor de 35MHz (bajo condiciones correctas) y hasta
1MHz, por encima de este valor es mejor elegir la serie 74.

k. CORRIENTES DE SALIDA , máxima corriente entregada con


salida a nivel alto ( 1 logico ), Cuya abreviación es ( IOH )
pueden drenar (sinking) o alimentar (sourcing) unos 4mA si
desea mantener la tensión de salida correcta para manejar
entradas lógicas, pero si no hay necesidad de manejar cualquier
entrada la corriente máxima es de aproximadamente 20 mA.
Para manejar más grandes corrientes puede conectar un
transistor.

l. CORRIENTES DE SALIDA , máxima corriente que puede


recibir con salida a nivel bajo ( O logico ) , de la familia MSI
o Incluso de la familia LSI, con la salida a Cuya abreviación
es ( IOL ) pueden drenar hasta 16mA (suficiente para encender
un LED), pero pueden solo alimentar sobre los 2mA. Para hacer
pasar grandes corrientes se puede conectar un transistor

m. A que se refiere , aquellos circuitos integrados COLECTOR


ABIERTO o OPEN COLECTOR .. para que serviría este tipo
de chips.
Algunos CIs de la serie 74 tienen salidas en 'colector abierto' ( open collector),
esto significa que pueden drenar corriente pero no pueden alimentar corriente.
Tienen un comportamiento similar a un transistor NPN funcionando como
interruptor. El dibujo de la derecha muestra como una salida tipo colector abierto
puede conectarse para drenar corriente desde una fuente cuyo voltaje sea más
alto que la alimentación del CI. La máxima alimentación de la carga (load) es de
15V para la mayoría de los CIs open collector. Salidas en colector abierto puede
conectarse con seguridad juntas para encender una carga cuando cualquiera de
ellas esté a nivel bajo, a diferencia de las salidas normales que deben combinarse
con la ayuda de diodos.

EN UN CUADRO COMPARATIVO( CMOS vs TTL ) , defina y las ventajas que


una familia tendría sobre la otra , asi también las desventajas.. en cuanto a
consumo de potencia, frecuencias de trabajo o tiempos de respuesta,
Niveles de Tension. Temperaturas de trabajo, FAN OUT , y algún otro
aspecto que resalte en una familia respecto de la otra.
CMOS TTL
Para fabricarlos usan transistores En la fabricación de los circuitos
MOSFET integrados se usan transistores
bipolares
Menor consumo de potencia Mayor consumo de potencia
Más lentos en velocidad de operación Para la velocidad de potencia
responden rapido
Tienen una mayor inmunidad al ruido No son inmunes al ruido
´Ppresenta un mayor intervalo de No tienen tanto voltaje ni carga más
voltaje y un factor de carga más elevado
elevado
Diseñada para un bajo consumo Diseñada para una alta velocidad
Una salida puede manejar 50 entradas. Una salida puede manejar hasta 10
entradas 74LS, pero muchas más
entradas 74HCT.
Como se pueden utilizar en un circuito Practico estas dos familias Lógicas C-
MOS y la serie TTL, que consideraciones se tendrían que tener en cuenta. Lo
mejor es construir un circuito utilizando sólo una familia lógica, pero si es necesario
las diferentes familias se pueden mezclar proporciondo la fuente de alimentación
adecuada para todos ellos. Por ejemplo mezclando 4000 y 74HC el suministro de
energía puede estar en el rango de 3 a 6V. Un circuito que incluye circuitos
integrados 74LS o 74HCT debe tener una fuente de 5V. Una salida 74LS no es
capaz de manejar a una entrada 4000 o 74HC al menos que una resistencia de
"pull-up 'de 2.2kOhm esté conectada entre la alimentación de +5 V y la entrada para
así corregir ligeramente el rango diferente de tensión lógica utilizado por ambas
familias. Tenga en cuenta que una salida de la serie 4000 puede manejar una sola
entrada 74LS.

Describa algunas otras familias que son menos utilizadas tales como :

TTL: serie estándar el circuito funciona con una alimentación única de + 5V, ± 5
% y es compatible con todos los circuitos de otras subfamilias TTL, así como
también con la familia lógica DTL. Tiene un retraso típico de 10 ns, temperatura
de trabajo de 0ºC a 70ºC, fan-out de 10, margen de ruido en estado 0 y en 1 de
400 mV, una potencia de disipación de 10 mW or puerta y una frecuencia maxima
para los flip-flop de 35 MHz. Corresponde a la serie SN 54174 de Texas, conocida
y utilizada mundialmente.

TTL-L (low power): serie de bajo consumo, tiene un retraso de propagación


típico de 33 ns, una potencia de consumo por puerta de 1 mW y una frecuencia
máxima de 3 MHz de funcionamiento para los flip-flop. Su empleo se especializa
en aplicaciones de bajo consumo y mínima disipación.

TTL-S (schottky): serie rápida (usa diodos Schottky), el circuito TTI, Schottky
ha sido uno de los más recientes desarrollos y constituye el más rápido de las
subfamilias TTL, aproximándose su velocidad a la familia lógica ECL. Se
caracterizan por su rapidez, ya que no almacenan cargas y porque son muy
sencillos de fabricar. El circuito es similar al TTL de alta velocidad, pero la base de
cada transistor está conectada al colector a través de un diodo de Schottky. El
diodo actúa como desviador de] exceso de corriente de base cuando el transistor
se activa, y guarda una carga almacenada, evitando la saturación de los
transistores. La ausencia de-una carga almacenada reduce el tiempo del cambio
del transistor y aumenta la velocidad del circuito. La subfamilia Schottky tiene una
propagación típica de 3 ns, un consumo de 19 mW y una frecuencia máxima de
flip-flop de 125 MHz.

TTL-AS (advanced schottky): versión mejorada de la serie anterior Y TTL-


ALS (advanced low power schottky): versión mejorada de la serie LSS. Son
versiones avanzadas de las series S y SL. Existe una versión de las serie AS que
se designa como la serie F o FAST (rápida). Las velocidades conseguidas con
estas tecnologías disminuyen sensiblemente los retardos de las series anteriores.

TTL-LS (low power schottky): combinación de las tecnologías L y S (es la


familia más extendida) El circuito TTL Schottky de baja potencia es el más
reciente de la familia TTL y con él se ha intentado llegar a un compromiso entre
la velocidad y la potencia consumida.Tiene una propagación típica de 10 ns (igual
que la TTL estándar) y un consumo por puerta de sólo 2 mW, con una frecuencia
máxima de flip-flop de 35 MHz.

TTL-F (FAST : fairchild advanced schottky), una version acelerada de las


anteriores.

TTL-AF (advanced FAST): versión mejorada de la serie F.

TTL-HCT (high speed C-MOS): Serie HC dotada de niveles lógicos


compatibles con TTL. Serie HC dotada de niveles lógicos compatibles con
TTL.
CONCLUSIÓN
En conclusión los diseñadores de circuitos integrados solucionan los problemas
que se plantean en la integración, esencialmente, con el uso de transistores.
Esto determina las tecnologías de integración que, actualmente, existen y se
deben a dos tipos de transistores que toleran dicha integración: los bipolares y
los CMOS y sus variantes. La tecnología CMOS es ahora la dominante debido a
que es más rápida y consume aún menos potencia que las otras familias MOS.
Estas ventajas son opacadas un poco por la elevada complejidad del proceso
de fabricación del CI y una menor densidad de integración. De este modo, los
CMOS todavía no pueden competir con MOS en aplicaciones que requieren lo
último en LSI.
La lógica CMOS ha emprendido un crecimiento constante en el área de la MSI,
principalmente a expensas de la TTL, con la que compite directamente. El
proceso de fabricación de CMOS es más simple que el TTL y tiene una mayor
densidad de integración, lo que permite que se tengan más circuitos en un área
determinada de sustrato y reduce el costo por función. La gran ventaja de los
CMOS es que utilizan.
LISTA DE REFERENCIAS

Fernandez. M (n.d). Familias Lógicas. Extraído el 19 de Julio del 2021 desde


https://www.monografias.com/trabajos45/familias-logicas-electronica/familias-logicas-
electronica.shtml

Mengual. J (2021). Diferencia entre TTL vs CMOS. Extraído el 19 de Julio del 2021
desde https://electrojoan.com/diferencia-entre-ttl-vs-cmos/#:~:text=Comparando%20las
%20familias%20l%C3%B3gicas%20TTL,niveles%20m%C3%A1s%20bajos%20de
%20ruido.

Schmitt. R (2010). 74LS14 – Hex Schmitt-Trigger Inverters. Extraído el 19 de Julio


del 2021 desde https://datasheetgo.com/74ls14-hex-schmitt-trigger-inverters/

ROBLE WWW pntic. (n.d). Electrónica Digital - FAMILIAS LÓGICAS. Extraído el 19


de Julio del 2021 desde http://roble.pntic.mec.es/jlop0164/archivos/familias-logicas.pdf

También podría gustarte