Está en la página 1de 10

981234737 1

LABORATORIO LOGICA
SECUENCIAL FINAL
Alexander Bedoya Espinel
Uni. Autonoma de Nariño

Resumen -Un circuito cuya salida depende no solo de la Esquema de conexión del circuito integrado 555
combinación de entrada, sino también de la historia de las
entradas anteriores se denomina Circuito Secuencial. La historia
de las entradas anteriores en un momento dado se encuentra
resumida en el estado del circuito, el cual se expresa en un
conjunto de variables de estado. El circuito secuencial debe ser
capaz de mantener su estado durante algún tiempo, para ello se
hace necesario el uso de dispositivos de memoria. Los
dispositivos de memoria utilizados en circuitos secuenciales
pueden ser tan sencillos como un simple retardador
(inclusive, se puede usar el retardo natural asociado a las
compuertas lógicas) o tan complejos como un circuito
completo de memoria denominado multivibrador biestable o
Flip Flop.Como puede verse entonces, en los circuitos
secuenciales entra un factor que no se había considerado
en los combinacionales, dicho factor es el tiempo. De
hecho, los circuitos secuenciales se clasifican de acuerdo a
la manera como manejan el tiempo en circuitos secuenciales
síncronos y circuitos secuenciales asíncronos

I. INTRODUCCION
Un circuito combinacional: Es aquel sistema lógico cuya salida
depende en todo momento de los valores binarios que adopten las
variables de entrada.
Un circuito secuencial: Es aquel cuya salida, es cualquier momento,
depende no solo de la entrada al circuito en ese instante determinado,
sino también de la evolución(historia) que haya experimentado
anteriormente; es decir, de la secuencia de entradas a que estuvo
sometido

II. PROCEDIMIENTO PARA EL ENVIÓ DEL TRABAJO


Esquema de conexión del circuito And
A. Etapa de Revisión

En la etapa de revision tomamos en cuenta todos los datos


quehemos utilizado para hacer posible el circuito
981234737 2

Composición del circuito And Esquema del circuito Nor


981234737 3

Esquema de circuito Nand Esquema del circuito Not

,
Circuito integrado 555 Los circuitos combinacionales tienen muchas limitantes debido
El circuito integrado 555 es un temporizador eléctrico y se le a que no son capaces de reconocer el orden en que se van
conoce como “máquina del tiempo” por la gran variedad de presentando las combinaciones de entradas con respecto al
tareas que puede realizar con respecto al tiempo. El LM555 tiempo, es decir, no pueden reconocer una secuencia de
tiene internamente una combinación de circuitos digitales y combinaciones, ya que no poseen una manera de almacenar
analógicos, se utiliza comúnmente para proporcionar retardos información pasada, es decir no poseen memoria
de tiempo, como oscilador a una determinada frecuencia, y
como un circuito integrado flip-flop. Un circuito cuya salida depende no solo de la combinación de
entrada, sino también de la historia de las entradas anteriores se
Conexiones del Timer 555 denomina Circuito Secuencial. La historia de las entradas
anteriores en un momento dado se encuentra resumida en el
Los empaquetados de los circuitos integrados se pueden estado del circuito, el cual se expresa en un conjunto de
variables de estado.
identificar por una o varias letras como D, DB, JG, P o PW el
cual es el más común para experimentación y tiene 8 pines en El circuito secuencial debe ser capaz de mantener su estado
total durante algún tiempo, para ello se hace necesario el uso de
dispositivos de memoria. Los dispositivos de memoria
utilizados en circuitos secuenciales pueden ser tan sencillos
como un simple retardador (inclusive, se puede usar el retardo
natural asociado a las compuertas lógicas) o tan complejos
como un circuito completo de memoria denominado
multivibrador biestable o Flip Flop.

Circuito secuencial asíncrono


1. GND: Corresponde a la terminal negativa de la En un circuito secuencial asíncrono, los cambios de estado
alimentación, generalmente tierra. ocurren al ritmo natural marcado por los retardos asociados a
2. Disparo(TRIG): Es la parte del circuito integrado donde las compuertas lógicas utilizadas en su implementación, es
se establece el inicio del tiempo de retardo para la decir, estos circuitos no usan elementos especiales de memoria,
configuración monoestable del LM555. Para que ocurra este pues se sirven de los retardos propios (tiempos de propagación)
proceso el pulso disparador disminuye el voltaje (1/3)Vcc, de las compuertas lógicas usados en ellos. Esta manera de
donde Vcc corresponde al voltaje de alimentación. operar puede ocasionar algunos problemas de funcionamiento,
3. Salida (OUT): En este pin se puede observar el resultado ya que estos retardos naturales no están bajo el control del
de la configuración del temporizador eléctrico ya sea como diseñador y además no son idénticos en cada compuerta lógica.
monoestable, estable u otra opción.
4. Reinicio(RESET): Para un nivel de voltaje por debajo de Circuito secuencial síncrono
0.7 V, tiene la función de poner el pin de salida a nivel bajo.
Para evitar el reinicio se deberá conectar este pin a Los circuitos secuenciales síncronos, sólo permiten un cambio
alimentación. de estado en los instantes marcados por una señal de
5. Control de voltaje(CTRL o CONT): Al utilizar el sincronismo de tipo oscilatorio denominada reloj. Con ésto se
circuito integrado LM555 como controlador de voltaje, el pueden evitar los problemas que tienen los circuitos asíncronos
voltaje en esta terminal puede variar teóricamente desde Vcc originados por cambios de estado no uniformes en todo el
hasta aproximadamente 0 V, en la práctica la variación es de circuito.
Vcc – 1.7 V hasta casi 2 V menos.
6. Umbral(THR o THRES): Corresponde a la entrada de un Un circuito secuencial puede entenderse simplemente como
comparador interno de umbral el cual se emplea para poner un circuito combinacional en el cual las salidas dependen tanto
la señal de salida a un nivel bajo. de las entradas como de las salidas en instantes anteriores, esto
7. Descarga(DIS o DISCH): Permite descargar el implica una retroalimentación de las salidas como se muestra
condensador externo al circuito integrado 555 para su en diagrama de la siguiente figura:
funcionamiento.
8. Voltaje de alimentación(Vcc o Vdd): Terminal positiva
de la alimentación, normalmente son valores de 4.5 V hasta
16 V.

¿Qué son los modelos de circuitos Secuenciales?

Los circuitos considerados hasta aquí, tienen la característica


de que su salida depende solamente de la combinación
presente de valores de las entradas, es decir, a una misma
combinación de entrada responden siempre con la misma
salida. Debido a esto, estos circuitos se denominan
combinacionales.
¿Qué son los Dispositivos de memoria? Memoria flash: Está basada en las memorias EEPROM pero
Las memorias electrónicas son dispositivos encargados de permite el borrado bloque a bloque y es más barata y densa.
almacenar información en forma de estados lógicos binarios (0 Memorias de Lectura/Escritura (RAM)
y 1), estos ceros y unos pueden ser guardados como datos DRAM (Dynamic Random Access Memory): Los datos se
temporales o permanentes o también como instrucciones todo almacenan como en la carga de un condensador. Tiende a
dependiendo de el tipo y la clasificación de la memoria que se descargarse y, por lo tanto, es necesario un proceso de refresco
este utilizando. periódico. Son más simples y baratas que las SRAM.
SRAM (Static Random Access Memory): Los datos se
almacenan formando biestables, por lo que no requiere refresco.
Igual que DRAM es volátil. Son más rápidas que las DRAM y
más caras.
¿La definición de Latches?
es un circuito electrónico biestable asíncrono usado para
almacenar información en sistemas lógicos digitales. Un latch
puede almacenar un bit de información, asimismo los latches se
pueden agrupar de tal manera que logren almacenar más de 1
bit, por ejemplo, el 'latch quad ' (capaz de almacenar cuatro bits)
¿Como funciona una memoria?
y el 'latch octal' (capaz de almacenar ocho bits). Los latches son
El funcionamiento de una memoria se basa en el dispositivos biestables asíncronos que no tienen entrada de reloj
almacenamiento de información1 a través de “palabras”. Estas y cuyo cambio en los estados de salida es función del estado
llamadas palabras no son mas que una combinación de 0 y 1 o presente en las entradas y de los estados previos en las salidas
bien llamados números binarios. (retroalimentación). Los latches a diferencia de los flip-flops no
necesitan una señal de reloj para su funcionamiento.
Para poder guardar una palabra en la memoria primero se Latch SR
selecciona la parte de la memoria en la que se va a trabajar, El latch lógico más simple es el SR, donde R y S representan los
como segundo paso se habilita el modo de escritura y como paso estados 'reset' y 'set' respectivamente. El latch es construido
final se insertan los estados altos y bajos de los bits. “Para mediante la interconexión retroalimentada de puertas lógicas
habilitar solo bastan con mandar una señal de estado alto (1)” NOR (negativo OR), o bien de puertas lógicas NAND (aunque
en este caso la tabla de verdad tiene salida en lógica negativa
para evitar la incongruencia de los datos). El bit almacenado está
presente en la salida marcada como Q, y Q´ su complementación
(valor negativo a Q).
Al tener dos entradas para el ingreso de datos (S y R), tenemos
4 posibles combinaciones (recordando que 2n representa las
combinaciones posibles con datos binarios, donde 'n' representa
el número de bits a trabajar). Cada combinación define el estado
presente en Q, de esta manera tenemos la siguiente tabla de
Memorias de sólo lectura. verdad:
ROM: (Read Only Memory): Se usan principalmente en
microprogramación de sistemas. Los fabricantes las suelen
emplear cuando producen componentes de forma masiva.
PROM: (Programmable Read Only Memory): El proceso de
escritura es electrónico. Se puede grabar posteriormente a la
fabricación del chip, a diferencia de las anteriores que se graba
durante la fabricación. Permite una única grabación y es más
cara que la ROM.
Memorias de sobre todo lectura.
EPROM (Erasable Programmable Read Only Memory): Se
puede escribir varias veces de forma eléctrica, sin embargo, el
borrado de los contenidos es completo y a través de la
exposición a rayos ultravioletas (de esto que suelen tener una
pequeña ‘ventanita’ en el chip).
EEPROM (Electrically Erasable Programmable Read Only
Memory): Se puede borrar selectivamente byte a byte con
corriente eléctrica. Es más cara que la EPROM.
Latch D Flip-Flop R-S (Set-Reset)
También conocido como latch transparente, debido a que el Utiliza dos compuertas NOR. S y R son las entradas, mientras
nivel presente en D se almacenará en el latch en el momento en que Q y Q’ son las salidas (Q es generalmente la salida que se
que la entrada Habilitar (Enable por su palabra en inglés), sea busca manipular.)
activada, generalmente mediante un estado alto, es decir 1. La conexión cruzada de la salida de cada compuerta a la entrada
Al tener dos entradas para el ingreso de datos (EN y D), tenemos de la otra construye el lazo de reglamentación imprescindible en
4 posibles combinaciones (recordando que 2n representa las todo dispositivo de memoria.
combinaciones posibles con datos binarios, donde 'n' representa
el número de bits a trabajar). Cada combinación define el estado
presente en Q, de esta manera tenemos la siguiente tabla de
verdad:

Para saber el funcionamiento de un Flip flop se utilizan las


Tablas de verdad.
Si no se activa ninguna de las entradas, el flip flop permanece
en el último estado en el cual se encontraba.

¿Defina termino Flip-Flops?


El flip flop es el nombre común que se le da a los dispositivos
de dos estados (biestables), que sirven como memoria básica
para las operaciones de lógica secuencial. Los Flip-flops son
ampliamente usados para el almacenamiento y transferencia de
datos digitales y se usan normalmente en unidades llamadas Flip-Flop T
“registros”, para el almacenamiento de datos numéricos El Flip-flop T cambia de estado en cada pulso de T. El pulso es
binarios. un ciclo completo de cero a 1. Con el flip flop T podemos
complementar una entrada de reloj al flip flop rs.

La siguiente tabla muestra el comportamiento del FF T y del


Son dispositivos con memoria más comúnmente utilizados. Sus FF S-R en cada pulso de t.
características principales son:

Asumen solamente uno de dos posibles estados de salida.


Tienen un par de salidas que son complemento una de la otra.
Tienen una o más entradas que pueden causar que el estado del
Flip-Flop cambie.
Los flip flops se pueden clasificar en dos:
Asíncronos: Sólo tienen entradas de control. El más empleado
es el flip flop RS.
Síncronos: Además de las entradas de control necesita un
entrada sincronismo o de reloj.
Una vez teniendo una idea de lo que es un flip flop vamos a
describir los flip flop más usados
Flip-Flop J-K (Jump-Keep) C. Figuras
El flip-flop J-K es una mezcla entre el flip-flop S-R y el flip-
flop T.
A diferencia del flip flop RS, en el caso de activarse ambas
entradas a la vez, la salida adquiere el estado contrario al que
tenía.

La siguiente tabla muestra el comportamiento del flip flop JK


tabla flip flop jk

Cuando está en 0 – 0

Flip-Flop D (Delay)
El flip-flop D es uno de los FF más sencillos. Su función es
dejar pasar lo que entra por D, a la salida Q, después de un
pulso del reloj.
Cuando está en 0 – 1

La siguiente tabla muestra el comportamiento del flip flop D

Cuando está en 1 – 0

B. Etapa Final

Cuando está en 1 – 1
Figura 4.1 Cuando está en 1 y 0

Cuando está en 1 – 1

Flip-flop SR

Cuando está en 0 - 1

Flip flop D

Cuando está en 0-0


ll ALGUNOS ERRORES
Cuando está en 0
No se encuentras errores en el ejercicio de la simulación

CONCLUSIÓN

La conclusión que se puede sacar de este simulador es que con


las ayudas de las compuertas lógicas y las operaciones lógicas
el aire acondicionado enciende, sumando cada uno de los bits
que permiten que se lleve un carris que es el que ayuda a
encenderlos
Flip-flop JK
REFERENCIAS BIBLIOGRAFICAS

https://www.mecatronicalatam.com/es/tutoriales/electronica/componentes-
electronicos/555/

http://cidecame.uaeh.edu.mx/lcc/mapa/PROYECTO/libro16/41_modelos_de_circ
uitos_secuenciales.html#:~:text=Los%20circuitos%20secuenciales%20s%C3%A
Dncronos%2C%20s%C3%B3lo,uniformes%20en%20todo%20el%20circuito.

https://www.futurlec.com/74LS/74LS04.shtml

https://www.ingmecafenix.com/electronica/memorias-
electronicas/#:~:text=Las%20memorias%20electr%C3%B3nicas%20son%20disp
ositivos,memoria%20que%20se%20este%20utilizando.

https://sites.google.com/site/digitalsystemsii/home/memorias-electronicas-1

https://es.wikipedia.org/wiki/Latch

https://www.ingmecafenix.com/electronica/flipflop/#:~:text=El%20flip%20flop%
20es%20el,las%20operaciones%20de%20l%C3%B3gica%20secuencial.
BIOGRAFIA

Alexander Bedoya Espinel nacido en palmira valle del cauca el


22 de diciembre del 1998, sus padres son Aceneth Espinel y
Alexander Bedoya, realizo sus estudios en la Institución
Educativa Jorge Eliecer Gaitan en el barrio del prado , se graduo
en el año del 2015, consiguiendo entrar a la Universidad en
Agosto del 2018 y estudiar ingenieria informatica hasta el dia
de hoy

También podría gustarte