Está en la página 1de 5

PROYECTO CONTADOR 0-99

(12 AGOSTO, 2020)


Valencia Sanchez Alexandra, Vargas Romero Jaime Josué, Muñoz Ochoa Aldrych Israel

ABSTRACTO 5.- Diseño de un decodificador para ánodo común


El siguiente es un reporte del diseño, armado y simulado de un PARTE 1: COMPONENTES
contador 0-99 utilizando para ello un contador utilizando para
ello un temporizador NE555, un contador JK y el diseño de un NE555
decodificador para ánodo común.
El temporizador NE555 es un circuito integrado utilizado para
PALABRAS CLAVE la generación de temporizadores, pulsos y osciladores. Se
puede utilizar para proporcionar retardos de tiempo, como
NE555, contador, temporizador, ánodo, cátodo, display,
Karnaugh, Proteus oscilador y como un circuito integrado flip flop.

1: INTRODUCCION: Las conexiones del 555 son las siguientes:

En la electrónica digital se logra observar la complejidad de A) GND. – 1; Es el polo negativo de la alimentación,


los diferentes procesos que conllevan al funcionamiento de tierra.
los aparatos electrónicos que utilizamos en el dia a dia. La
B) Disparo. – 2; Es donde se establece el inicio del
electrónica se basa completamente en el movimiento
tiempo de retardo si el 555 es configurado como monoestable.
electrónico a través de los diferentes arreglos que se hacen
El proceso ocurre cuando la patilla está a menos de 1/3 de
para lograr obtener comportamientos deseados que faciliten la
voltaje de alimentación.
resolución de las diferentes necesidades en los diferentes
campos, tanto cotidianos como en los especializados. C) Salida. – 3; Aquí se ve el resultado de la operación
del temporizador, sea conectado como monoestable o estable.
En el caso de los contadores, son de los circuitos más sencillos
Cuando la salida es alta, el voltaje VCC es menor a 1.7 V. La
y básicos en el campo electrónico, sin embargo, es posible
salida puede trabajar con casi 0 V con la ayuda de la patilla de
aprender con ellos la utilidad tanto de los mapas de Karnaugh,
reinicio (4)
de la importancia de conocer sus tablas de verdad y de
comprender cada una de las diferentes compuertas lógicas. D) Reinicio. – 4; Si está en menos de 0.7 V, la patilla de
salida está a nivel bajo. Si la patilla no se utiliza hay que
El presente proyecto es evidencia del como la combinación de
conectarla a alimentación para evitar que el temporizador se
estas cosas, aún en pequeña escala, hacen posible la
reinicie.
resolución de pequeñas necesidades.).
E) Control de voltaje. – 5; Cuando el temporizador está
OBJETIVOS
en modo de controlador de voltaje, el voltaje en la patilla
1.- Conocer el uso, armado y funcionamiento del NE555 puede variar desde VCC (1.7 V) hasta casi llegar a 0. Es
(astable y monoestable) posible que con esto se puedan modificar los tiempos.

2.- El uso, comportamiento y armado de un contador F) Umbral. – 6; Es una entrada a un comparador interno
utilizando contadores JK usado para poner la salida a nivel bajo.

3.- Conocer el uso y armado del decodificador de siete G) Descarga. – Utilizado para descargar con efectividad
segmentos el condensador externo usado por el temporizador para su
funcionamiento.
4.- Conocer el uso y la diferencia entre el display de siete
segmentos (ánodo común – cátodo común)
H) VCC. – 8; Es el terminal donde se conecta el voltaje • Monoestable-Multivibrador: Son monoestables
de alimentación que va de 4.5 V hasta 16 V. dobles (Dos, normalmente independientes) en la misma
cápsula que permiten su conexión de forma que el fin del
Funcionamiento astable pulso generado por uno de ellos dispara al otro. Permiten el
Este funcionamiento se caracteriza por una salida continua en control preciso e independiente de los tiempos alto y bajo de
forma de onda cuadrada con una frecuencia específica. la señal de salida.

El resistor R1 se conecta a VCC y al pin de descarga; el • Para temporizaciones largas, se añaden contadores a
resistor R2 se conecta entre el pin de descarga y el de disparo. un multivibrador que prolongan la duración del pulso. Por
ejemplo, el ICM7242
Pin 6 y 2 se comparten el mismo nodo.
CONTADOR UTILIZANDO FLIP FLOPS JK
El condensador se carga a través de R1 Y R2 y se descarga
solo con R2. El flip flop JK es versátil y es uno de los más usados. Su
funcionamiento es idéntico al de los flip plof SR en
La señal de salida tiene un nivel alto por un tiempo t1 y un condiciones de reset, set y de permanencia de estado. La
nivel de salida bajo en t2, esto se debe a que el pin 7 presenta diferencia entre estos radica en que el JK no tiene condiciones
baja impedancia a GND durante los pulsos bajos del ciclo de no válidas como en el SR.
trabajo.
El dispositivo de almacenamiento es temporal encontrándose
El multivibrador astable no tiene un estado estable, por tanto, entre dos estados (alto y bajo) cuyas entradas principales, JK,
varía entre dos estados inestables sin usar un circuito de permiten ser activadas.
disparo externo.
Si no se activa ninguna de las entradas, el biestable permanece
Monoestable en el estado que poseía tras la última operación de borrado o
grabado. A diferencia del RS, en el caso de activarse ambas
El circuito entrega un solo pulso de un ancho X. En este caso,
entradas a la vez, la salida adquirirá el estado contrario al que
es necesario que la señal de disparo sea baja y de corta
tenía.
duración para iniciar la señal de salida.
Un contador binario puede ser construido utilizando flip flops
El circuito monoestable tiene un estado estable en el que JK tomando la salida de una celda. Las entradas J y K de cada
puede permanecer indefinidamente en ausencia de excitación
flip flop se conectan en alta para producir una conmutación
externa. Cada vez que se le aplica un impulso de disparo de la
con cada ciclo del clock de entrada. Por cada dos
salida del circuito cambia de estado, pasando a uno
conmutaciones de la primera celda, se produce una
metaestable, permaneciendo en este por un cierto tiempo el
conmutación en la segunda celda, y así sucesivamente hasta
cual es determinado por los elementos del circuito, finalizado
la cuarta celda. Esto produce un número de ciclos de la señal
el cual se vuelve el estado estable.
de clock en la entrada. El dispositivo se denomina a veces de
La parte digital añade ciertas prestaciones produciendo contador de propagación. El mismo dispositivo es útil como
diversos tipos de monoestables. divisor de frecuencia.

• Restaurable o resetable: Una entrada de reset permite DECODIFICADOR Y DISPLAY DE 7 SEGMENTOS


interrumpir el pulso en cualquier momento, dejando el
Es un elemento digital que funciona a base de estados lógicos,
dispositivo preparado para un nuevo disparo.
con los cuales indica una salida determinada basándose en un
• Redisparable (retriggerable): Permite reiniciar el dato de entrada característico, su función operacional se basa
pulso con un nuevo disparo antes de completar la en la introducción a sus entradas de un número de un código
temporización. Digamos que se tiene un temporizador de 4 binario correspondiente a su equivalencia decimal para
ms, pero a los 2 ms de iniciado el pulso se realiza un nuevo mostrar en los siete pines de la salida establecidos para en
disparo; la duración que se obtiene es de 2 + 4 = 6 ms. Los integrado.
monoestables no redisparables sólo permiten el disparo
cuando no existe ninguna temporización en curso. Es decir, en
el ejemplo anterior ignoraría el segundo disparo y se obtendría
un pulso de 4 ms solamente.
PARTE 2: DISEÑO DEL DECODIFICADOR Teniendo ya los mapas resueltos se pasa al diseño del circuito
en el software de diseño y simulación Proteus. Se diseño
Para el desarrollo del decodificador para ánodo común se utilizando diversas compuertas NAND de dos, tres y cuatro
consideró trabajar con el uso de compuertas lógicas, para esto pines, cuatro compuertas NOT, compuertas XOR, y 11
se construye una tabla de verdad para determinar el resistencias, todo esto conectado con el display de siete
comportamiento del display de siete segmentos. segmentos.
NUMERO
ENTRADAS SALIDAS
A1 A2 A3 A4 a b c d e f g
0 0 0 0 1 1 1 1 1 1 0 0
0 0 0 1 0 1 1 0 0 0 0 1
0 0 1 0 1 1 0 1 1 0 1 2
0 0 1 1 1 1 1 1 0 0 1 3
0 1 0 0 0 1 1 0 0 1 1 4
0 1 0 1 1 0 1 1 0 1 1 5
0 1 1 0 1 0 1 1 1 1 1 6
0 1 1 1 1 1 1 0 0 0 0 7
1 0 0 0 1 1 1 1 1 1 1 8
1 0 0 1 1 1 1 0 0 1 1 9
1 0 1 0 - - - - - - - -
1 0 1 1 - - - - - - - - Ilustración 2. -Esquema armado
1 1 0 0 - - - - - - - - del decodificador para diodo
1 1 0 1 - - - - - - - - común el cual es utilizado para las
1 1 1 0 - - - - - - - - decenas
1 1 1 1 - - - - - - - -
PARTE 3: ARMADO DEL CONTADOR
Tabla 1. -Tabla de verdad del display de 7 segmentos. Es posible
admirar las combinaciones que dan el conteo 0-9. El contador consiste en el NE555 conectado de manera que
trabaje como monoestable pues es requerido que emita un
Dado que hay siete salidas se diseñaron siete mapas de
Karnaugh lo cual determina las compuertas necesarias para impulso estable para que el conteo sea continuo. Se conectan
crear el decodificador. los pines dejando el 5 libre.

Los pines 4 y 7 están conectados a VCC.

7 se conecta a una resistencia de 1k, a su vez 7 también está


conectado a un POT-HG el cual es el que le da la velocidad al
conteo.

1 se conecta a GND.

2 se conecta C1 lo cual es una celda o batería

6 está conectado al POT-HG y a su vez hace conexión a C1


3 se conecta directamente a un 7490 el cual a su vez se conectó
con un 7447; El diseño de esta parte se encarga de hacer el
conteo para las unidades. El decodificador fue ya un circuito
integrado a diferencia del utilizado para las decenas.

Ilustración 1. -Diseño de los mapas de Con respecto a las decenas, igualmente se usa u 7490, pero en
Karnaugh y ecuación de cada uno. esta ocasión se conectó al decodificador diseñado a los cuatro
pines que sobresalen en la parte superior.
Ilustración 3. -Esquema completo del contador 0-99.

La parte de la simulación se trabajó en proteus permitiendo la


simulación de los componentes y visualizar el funcionamiento
de estos.

RESULTADOS

Las dos partes del circuito al ser simuladas corrieron


correctamente. Al ser tan grande el diseño, se colocó el Ilustración 4. - Se puede observar el funcionamiento de los displays
display de las decenas utilizando el botón LBL lo cual de siete segmentos. Se logra apreciar el funcionamiento del
permitió que se lograse separar del circuito del contador. contador para las decenas utilizando el decodificador diseñado.

La velocidad de conteo obtenida circula el segundo CONCLUCIONES:


aproximadamente siendo una velocidad decente para permitir
Aldrych Israel Muñoz Ochoa
el conteo y saber que corre la simulación de manera
apropiada. El diseño del decodificador fue más complejo de lo pensado
inicialmente pues fue necesaria la combinación de los
Se puede ver a continuación el funcionamiento del circuito.
conocimientos adquiridos sobre tablas de verdad, mapas de
Karnaugh y finalmente el conocer los diversos componentes
para utilizar en esta parte.
Podemos observar que el propósito del decodificador es
presentar los niveles altos y bajos necesarios para la
combinación de los LED en el display, incluso fue posible la
observación de esto al notar que los switch presentan una
combinación de cuatro y al prender y apagar unos es posible
crear una combinación de números los cuales se muestran en
el display demostrando que la combinación binaria es
necesaria para la presentación de la información, tanto para
circuitos así de sencillos, como los más avanzados.

Vargas Romero Jaime Josué


El decodificador decodifica cada conjunto de cuatro bits y lo
convierte en el correspondiente número decimal en el
display de 7 segmentos, el hecho de hacer una combinación
compleja de compuertas de lógica simple para darnos una
aplicación concisa nos muestra el potencial de esta
tecnología, es preciso ahondar en los fundamentos de dichas
tecnologías para explotar su potencial.
Valencia Sanchez Alexandra
Se realizo el decodificador para representar los niveles de la
combinación de LED

El desarrollo del sistema muestra que la lógica digital es una


herramienta fundamental para la solución de problemas
cotidianos con la utilización de compuertas y se logra
demostrar y comprobar que con las combinaciones requeridas
y necesidades del sistema

Los circuitos lógicos son una parte importante en el manejo


de información en los dispositivos que requieren de la sección
o combinación de señales de manera controlada y siendo estos
utilizados en diferentes sectores

REFERENCIAS
MULTIVIBRADOR MONOESTABLE. (2020). Retrieved
12 August 2020, from
https://www.electronicafacil.net/tutoriales/MULTIVIBRAD
OR-MONOESTABLE.html
MONOESTABLE. (2020). Retrieved 12 August 2020, from
http://platea.pntic.mec.es/~lmarti2/circuitos/temporizador/m
onoestable.htm

Circuito integrado 555. (2020). Retrieved 12 August 2020,


from https://es.wikipedia.org/wiki/Circuito_integrado_555

Binary Counter. (2020). Retrieved 12 August 2020, from


http://hyperphysics.phy-
astr.gsu.edu/hbasees/Electronic/bincount.html

Decodificador BCD a 7 segmentos - Electronica Digital


Circuitos. (2020). Retrieved 12 August 2020, from
https://sites.google.com/site/electronicadigitalmegatec/home/
deccoder-bcd-a-7-segmentos
rodriguez, e. (2020). Contador 0-9 Con Flip-Flop JK.
Retrieved 12 August 2020, from
https://sistemasdigitales701.wordpress.com/2016/12/31/cont
ador-0-9-con-flip-flop-jk/

Display 7 Segmentos ánodo y cátodo común -


HETPRO/TUTORIALES. (2020). Retrieved 12 August
2020, from https://hetpro-
store.com/TUTORIALES/display-7-segmentos-anodo-
catodo-comun/

También podría gustarte