Está en la página 1de 7

UNIVERSIDAD NACIONAL

MAYOR DE SAN MARCOS


(UNIVERSIDAD DEL PERÚ, DECANA DE AMÉRICA)

ESCUELA ACADEMICA PROFESIONAL: ING. ELÉCTRONICA E

ELÉCTRICA

CURSO: SISTEMAS DIGITALES II (LABORATORIO)

TEMA: Contadores Asincronos

PROFESOR: ING. OSCAR CASIMIRO PARIASCA

INTEGRANTE: CODIGO DE MATRÍCULA:

Alca Mejia, Ricardo Daniel 15190097

2020
CUESTIONARIO PREVIO
1. Describir el modo de operación de los contadores de esta práctica

 Las salidas de cada flip-flop sirven de entrada CP para disparar otro flip-
flop.
 El primer biestable tendrá una entrada de tipo asíncrono, es decir que se
asertará de forma aleatoria y cuando lo haga el circuito realizará una
cuenta. El resto del tiempo, los flip-flops no cambiarán su estado presente.

2. Qué es el MODULO de un contador?. Explique el caso de contadores de


modulo diferente a 2n

Son dispositivos contadores que tienen conectados los flip-flops en forma


asincrona, es decir, que no,tienen conectadas las entradas de reloj (CLK) en
paralelo, sino que tiene que esperar que el primer flip-flop, al activarse por el pulso
conmute generando una salida, la cual active o coloque en modo de conmutacion
al siguiente flip-flop, el cual con el siguiente pulso conmuta activando al siguiente y
asi sucesivamente. El modo de conmutacion en los flip-flop se consigue colocando
las entradas J y K en ALTA (1 logico).
El módulo de un contador está determinado por la cuenta máxima a la que es
diseñado, es decir, si el contador es diseñado para que cuente de 0 a 15 su módulo
es el 16 (contador módulo 16) y simplificado se denomina contador mod-16, si es
diseñado para contar de 0 a 9 será un contador módulo 10 o mod-10, etc.

El número máximo de estados por los que pasa un contador se denomina módulo
del contador(Número MOD). Este número viene determinado por la expresión 2^n
donde n indica el número de bits del contador. Ejemplo, un contador de módulo 4
pasa por 4 estados, y contaría del 0 al 3. Si necesitamos un contador con un
módulo distinto de 2^n, lo que haremos es añadir un circuito combinacional.
3. Diseñe un contador asíncrono de módulo 6 y módulo 10

CONTADOR DE RIZADO MOD-6.


Para conseguir este tipo de contador de bits, se utiliza una entrada de reset o
borrado la cual se activa inmediatamente después de la cuenta más alta que se
necesite, en este caso en la cuenta 110, colocando los flip-flops en 0 lógico. En la
figura 5 se muestra el esquema de un contador mod-6.

Este trabajo de activar las entradas de reset de cada flip-flop lo realiza una puerta
NAND la cual da un 0 lógico a las entradas de reset. Al recibir en las entradas de la
NAND los 1 lógicos de las salidas del FF2 y del FF3 colocando en 0 lógico todos los
flip-flops y así el contador comienza de nuevo a contar desde 000 hasta 101 o
inversamente si es de cuenta descendente.

Cuent
a
C B A
decim
al
0 0 0 0
0 0 1 1
0 1 0 2
0 1 1 3
1 0 0 4
1 0 1 5
1 1 0
RESET
1 1 1
Tabla 3: Secuencia de un contador mod-6
El retardo que es causado en el pulso 6 cuando va del nivel ALTO a BAJO hasta que
FF2 y FF3 son puestos a 0 en el punto B del diagrama de tiempo, se le denomina
tiempo de propagación y éste depende del retardo de propagación del flip-flop y
de la puerta que se esté utilizando, este retardo de propagación en la familia TTL
es del orden de unos 30ns (nanosegundos). En las otras familias son mayores.

CONTADOR DE RIZADO MOD-10.

4. Para el CI 74LS193, ¿cómo se determina la señal de conteo? Verificar la


cuenta ascendente y descendente. ¿Cuál es la finalidad de las
salidas /BORROW y /CARRY ? .¿Qué ocurre cuando la carga y las
entradas de RESET se activan simultáneamente?. ¿Cuál de las dos
entradas tiene mayor prioridad?. Explique el modo de carga paralelo en
el contador 74LS193 .

La señal de conteo se determina introduciendo el clock por una de las dos entradas
para éste. Una es el DN (clock down) para el conteo descendente, la otra es el UP
(clock UP) para el conteo ascendente.
La salida TCU (CARRY) nos proporciona un flanco de subida al pasar del máximo
estado al siguiente estado (el mínimo) cuando usamos el clock en UP (conteo
ascendente). La salida TCD (BORROW) nos proporciona un flanco de subida al
pasar del mínimo estado al siguiente estado (el máximo) cuando usamos el clock
en DN (conteo descendente). La finalidad de las salidas CARRY y BORROW es la de
aumentar la secuencia de conteo mediante la interconexión de otro integrado
74LS193 de la siguiente manera:

Contador ascendente MOD 256

Contador descendente MOD 256

Cuando la entrada de carga paralela (PL) y la entrada de reset MR (clear) se activan


simultáneamente la entrada de reset tiene mayor prioridad, es decir; las salidas se
resetean.
Para realizar la carga paralela se debe conectar los pines PL y MR a tierra. Luego se
procede a introducir los datos por las entradas (DO,D1,D2 y D3) que se cargaran a
las salidas (Q0,Q1, Q2 y Q3).

5. Realice la simulación de los circuitos de la parte experimental


1.

2.

También podría gustarte