Está en la página 1de 7

Oscar Ignacio Botero H.

Diagramas Compuertas Lógicas

DIAGRAMAS DE COMPUERTAS FAMILIA TTL

7400 NAND 7402 NOR


QUAD 2 INPUT QUAD 2 INPUT
𝑆 = ̅̅̅̅̅̅̅̅
𝐴×𝐵 𝑆 = ̅̅̅̅̅̅̅̅
𝐴+𝐵

7404 7408 AND


HEX INVERTER QUAD 2 INPUT
𝑆 = 𝐴̅ 𝑆 =𝐴×𝐵

7432 OR 7486 XOR


QUAD 2 INPUT QUAD 2 INPUT
𝑆 =𝐴+𝐵 𝑆 =𝐴⊕𝐵
Oscar Ignacio Botero H. .2
Diagramas Compuertas Lógicas

DIAGRAMAS DE COMPUERTAS FAMILIA CMOS

4001 NOR 4011 NAND


QUAD 2 INPUT QUAD 2 INPUT
𝑆 = ̅̅̅̅̅̅̅̅
𝐴+𝐵 𝑆 = ̅̅̅̅̅̅̅̅
𝐴×𝐵

4030 XOR 4069


QUAD 2 INPUT HEX INVERTER
𝑆 =𝐴⊕𝐵 𝑆 = 𝐴̅

4071 OR 4077 XNOR 4081 AND


QUAD 2 INPUT QUAD 2 INPUT QUAD 2 INPUT
𝑆 =𝐴+𝐵 𝑆=𝐴̅̅̅̅̅̅̅̅
⊕𝐵 𝑆 =𝐴×𝐵
Oscar Ignacio Botero H. 3
Diagramas Compuertas Lógicas

LISTA DE COMPUERTAS LÓGICAS COMERCIALES


El siguiente es un listado de compuertas lógicas comerciales exceptuando las de colector abierto (open collector
output) a las cuales hay que conectarles una resistencia aproximadamente de 1kΩ de cada salida al positivo de la
fuente de alimentación, las de tres estados (tri–state) las cuales tienen una terminal para habilitar la salida de cada
compuerta y las que poseen funciones complementarias.

TIPO DE FAMILIA FAMILIA LÓGICA


DESCRIPCIÓN
COMPUERTA LÓGICA TTL CMOS
7408 4081 Quad 2 – input (4 compuertas de 2 entradas cada una)
AND 7411 4073 Triple 3 – input (3 compuertas de 3 entradas cada una)
7421 4082 Dual 4 – input (2 compuertas de 4 entradas cada una)
7400 4011 Quad 2 – input (4 compuertas de 2 entradas cada una)
7410 4023 Triple 3 – input (3 compuertas de 3 entradas cada una)
NAND 7420 – 7440 4012 Dual 4 – input (2 compuertas de 4 entradas cada una)
7430 4068 8 – input (1 compuerta de 8 entradas)
74133 – 13 – input (1 compuerta de 13 entradas)
7432 4071 Quad 2 – input (4 compuertas de 2 entradas cada una)
OR – 4075 Triple 3 – input (3 compuertas de 3 entradas cada una)
– 4072 Dual 4 – input (2 compuertas de 4 entradas cada una)
7402 4001 Quad 2 – input (4 compuertas de 2 entradas cada una)
7427 4025 Triple 3 – input (3 compuertas de 3 entradas cada una)
NOR
7425 4002 Dual 4 – input (2 compuertas de 4 entradas cada una)
– 4078 8 – input (1 compuerta de 8 entradas)
NOT ó INV 7404 4069 Hex (6 compuertas de 1 entrada cada una)
YES ó BUFFER 7407 4050 Hex (6 compuertas de 1 entrada cada una)
XOR 7486 – 74136 4030 – 4070 Quad 2 – input (4 compuertas de 2 entradas cada una)
XNOR – 4077 Quad 2 – input (4 compuertas de 2 entradas cada una)
Oscar Ignacio Botero H. 4
Diagramas Compuertas Lógicas

RESUMEN DE COMPUERTAS LÓGICAS


YES NOT AND NAND
𝑆=𝐴 𝑆 = 𝐴̅ 𝑆=𝐴×𝐵 𝑆 = ̅̅̅̅̅̅̅̅
𝐴×𝐵

La salida es “1” La salida es “0” La salida es “1” cuando La salida es “0” cuando
cuando la entrada cuando la TODAS las entradas TODAS las entradas son
es “1” entrada es “1” son “1” “1”
B A S B A S
A S A S 0 0 0 0 0 1
0 0 0 1 0 1 0 0 1 1
1 1 1 0 1 0 0 1 0 1
1 1 1 1 1 0

OR NOR XOR XNOR


𝑆=𝐴⊕𝐵 𝑆 = ̅̅̅̅̅̅̅̅
𝐴⊕𝐵
𝑆 =𝐴+𝐵 𝑆 = ̅̅̅̅̅̅̅̅
𝐴+𝐵
𝑆 = (𝐴 × 𝐵̅ ) + (𝐴̅ × 𝐵) 𝑆 = (𝐴 × 𝐵) + (𝐴̅ × 𝐵̅ )

La salida es “0”
La salida es “1” La salida es “1” cuando La salida es “0” cuando
cuando
cuando ALGUNA son CONTRARIAS las son CONTRARIAS las
ALGUNA
entrada es “1” entradas entradas
entrada es “1”
B A S B A S B A S B A S
0 0 0 0 0 1 0 0 0 0 0 1
0 1 1 0 1 0 0 1 1 0 1 0
1 0 1 1 0 0 1 0 1 1 0 0
1 1 1 1 1 0 1 1 0 1 1 1

+V +V

R R
1k 1k

TRI-STATE OPEN COLLECTOR


Oscar Ignacio Botero H. .5
Diagramas Compuertas Lógicas

SOLUCIÓN E IMPLEMENTACIÓN DE FUNCIONES LÓGICAS

1. Halle la tabla de verdad completa (paso a paso) y dibuje el circuito lógico:

F  ( A  B)  ( A  B)

1 2
Son dos variables A y B, o sea que la tabla debe tener 2 2 = 4 combinaciones
posibles.

No. 21 20 1 2 F
Dec B A AxB A+B
0 0 0 0 0 1
1 0 1 0 1 0
2 1 0 0 1 0
3 1 1 1 1 0
AND OR NOR

2. Halle la tabla de verdad completa (paso a paso) y su función lógica para el


siguiente circuito:

1
3

Inicialmente halle la función lógica y finalmente la tabla de verdad completa (paso a


paso).

Son tres variables A, B y C, o sea que la tabla debe tener 2 3 = 8 combinaciones.


Oscar Ignacio Botero H. .6
Diagramas Compuertas Lógicas

No. 22 21 20 1 2 3
Dec C B A A B C
0 0 0 0 0 1 1
1 0 0 1 0 1 1
2 0 1 0 0 1 1
3 0 1 1 1 1 1
4 1 0 0 0 0 0
5 1 0 1 0 0 0
6 1 1 0 0 0 0
7 1 1 1 1 0 1
AND INV OR

3. Halle la tabla de verdad completa (paso a paso) y dibuje el circuito lógico:

1 2 3
4
Son tres variables A, B y C, o sea que la tabla debe tener 2 3 = 8 combinaciones
posibles.

No. 22 21 20 1 2 3 4 F
Dec C B A A B BC A C 1 x 2 43
0 0 0 0 1 0 1 0 1
1 0 0 1 0 0 1 0 1
2 0 1 0 0 0 1 0 1
3 0 1 1 0 0 1 0 1
4 1 0 0 1 0 1 0 1
5 1 0 1 0 0 0 0 0
6 1 1 0 0 1 1 0 1
7 1 1 1 0 1 0 0 0
NOR AND NAND AND XOR
Oscar Ignacio Botero H. .7
Diagramas Compuertas Lógicas

0V 74LS02
A
74LS08

74LS08
5V
B 74LS86 F

74LS00
5V
C

4. Halle la tabla de verdad completa (paso a paso) y dibuje el circuito lógico:

1 2 4
3

No. 22 21 20 1 2 3 4 F
Dec C B A (𝐴 ⊕ 𝐶) 3x4
0 0 0 0 1 0 1 1 1
1 0 0 1 0 1 1 0 0
2 0 1 0 0 0 1 1 1
3 0 1 1 0 1 1 0 0
4 1 0 0 1 1 0 1 0
5 1 0 1 0 0 1 0 0
6 1 1 0 0 1 1 1 1
7 1 1 1 0 0 1 0 0
NOR XOR NAND NOT AND

También podría gustarte