Está en la página 1de 2

UNIVERSIDAD DISTRITAL FRANCISCO JOSE DE CALDAS

ING. ELECTRONICA
COMUNICACIONES ANALOGICA
PLL
JUAN CAMILO CORTES
20142005211
juccortesc@correo.udistrital.edu.co
ANDRES FELIPE PRIETO CELIS
20141005211
afprietoc@correo.udistrital.edu.co

11 de junio de 2019

Resumen

En esta práctica se implementó un sintetizador de frecuencias empleando el PLL con el chip CD 4046
y el contador digital 74LS163 para generar frecuencias a partir de una señal cuadrada de 5Vpp 1Mhz,
de 100 KHz a 1 MHz en pasos de 100KHz, comprobando así el PLL en su función de multiplicador de
frecuencia.

Palabras claves PLL, rango de captura, VCO.

1. INTRODUCCION

Se realizó el diseño y la implementación de un


sintetizador de frecuencia tipo entero N basado en
el PLL CD4046 y en el circuito integrado contador
74LS163, este último se utilizó para realizar la di-
visión de frecuencia. En el presente informe se en-
cuentra el proceso llevado a cabo para el diseño de
cada una de las etapas que conforman a este tipo Figura 1: Diagrama de bloques sintetizador de
de sistemas. El diseño realizado estuvo en gran par- frecuencias.
te basado en la hoja de datos del circuito integrado
Comparador de fase, filtro y VCO Para la realización
CD4046 proporcionada por el fabricante.
de estas tres etapas del sintetizador de frecuencia
(comparador de fase, filtro y 2 VCO), se utilizará el
circuito integrado CD4046, como se ha mencionado
anteriormente. En la figura 2 se encuentra el esque-
2. MARCO TEORICO ma interno de este PLL. Como se observa en la fi-
gura, el PLL cuenta con dos comparadores de fase,
DIAGRAMA DE BLOQUES DEL SISTEMA el primero basado en una compuerta lógica XOR y el
El diseño del sintetizador de frecuencia al que se ha- segundo basado en una comparación directa de des-
ce referencia en este informe es de tipo entero N, es fases entre la señal de referencia y la señal del VCO.
decir que las frecuencias de salida son múltiplos en- Para este diseño se utilizará el comparador 2 y un fil-
teros de la frecuencia de referencia. Además, el di- tro pasa-bajo de primer orden. La escogencia de los
seño de este sintetizador está basado en el circuito valores de C1, R1 y R2, que determinan las caracte-
integrado CD4046. En la figura 1 se encuentra el dia- rísticas del VCO se encuentran más adelante.
grama de bloques del sistema.

1
tral establecida por la frecuencia de operación libre
del VCO (ω0 ); responderá solamente a las frecuen-
cias de señal de entrada que estén separadas de wo
por me-nos que ωC ωL , dependiendo de si el lazo
comienza con o sin una condición inicial de engan-
che. La linealidad de las características de la conver-
sión frecuencia a tensión del PLL está determinada
solamen-te por la ganancia de conversión del VCO.
Por lo tanto, en la mayo-ría de las aplicaciones PLL,
se requiere que el VCO tenga una ca-racterística de
transferencia voltaje a frecuencia altamente lineal.

3. DESARROLLO
Se realiza el diseño para un sintetizador, con los
circuitos integrados 4046 el cual es un PLL y el cir-
El detector de fase se encarga de producir un nivel cuito integrado 74LS163 el cual es un contador pro-
DC o una señal de muy baja frecuencia que es pro- gramable, con estos circuitos y teniendo en cuenta el
porcional a la diferencia entre la fase del VCO y la esquema de la figura 2, se calcula os componentes y
señal de entrada. El filtro y el amplificador eliminan los condensadores:
la oscilación que sale del detector de fase y amplifi-
can la señal para obtener el mejor rendimiento po-
sible del sistema. El oscilador controlado por voltaje
se encarga, al estar realimentado, de controlar la se-
ñal de salida y hacer que la señal de salida y la de en-
trada se encuentren con la misma fase. Se dice que la
malla está enganchada cuando existe una relación li-
neal entre la salida del detector de fase y la diferencia
de fase entre el VCO y la señal de entrada. El PLL tie-
ne una selectividad inherente en la fre-cuencia cen-

También podría gustarte