Está en la página 1de 4

INTERFACES TTL-CMOS & CMOS-TTL

Byron Viscaino
bviscaino@ups.edu.ec

1) RESUMEN: 3) MARCO TEORICO


En el siguiente informe se da a conocer los circuitos FAMILIA LOGICA TTL
integrados digitales, su clasificación y como se debería Las siglas TTL (Del inglés, Transistor – Transistor
hacer una interface para poder interconectarlos de una Logic), significa Lógica Transistor- Transistor. En estas
manera segura y sencilla, sin que afecte los niveles familias las puertas lógicas están integradas por
lógicos tanto de las compuertas TTL como las de CMOS. resistencias, diodos y transistores. Está familia deriva
Construidos usando diseños diferentes, usualmente con varias series, una de las cuales es la 74,
niveles lógicos compatibles y características de fuente de Características.
poder dentro de una familia. Muchas familias lógicas son Tensión comprendida entre 4.5 y 5.5 v.
producidas como componentes individuales, cada uno
conteniendo una o algunas funciones básicas Temperatura entre 0 y 70 C (Grados centígrados).
relacionadas, las cuales podrían ser utilizadas como VIH min. 52.0 v.
bloques para crear sistemas para interconectar circuitos
integrados más complejos. VIL máx. 50.8 v.
Otra serie es la 54, esta presenta las mismas
PALABRAS CLAVE: S e m i c o n d u c t o r , Voltaje, características que la serie 74, con la diferencia que la
Corriente, Familias, Lógicas. temperatura de trabajo está comprendida entre 255 C
y 126 C. [1]
ABSTRACT:
In the following report we present the digital integrated
circuits, their classification and how an interface should be
done in order to interconnect them in a safe and simple
way, without affecting the logical levels of both the TTL
and CMOS gates. Constructed using different designs,
usually with compatible logic levels and power source
characteristics within a family. Many logical families are
produced as individual components, each containing one
or some related basic functions, which could be used as
blocks to create systems to interconnect more complex
integrated circuits.

KEY WORDS: Semiconductor, Voltage, Current,


Families, Logics.
Fig. 1 Familia lógica TTL. [1]
OBJETIVO:
Diseñar circuitos de interfaz entre las familias lógicas más FAMILIA LOGICA CMOS
utilizadas en sistemas digitales como son la familia TTL y El componente básico en esta familia es el transistor
CMOS, es decir realiza la interconexión eficiente de dos MOS (Metal - Oxido – Semiconductor). Los circuitos
dispositivos, circuitos o sistemas que no son compatibles. integrados CMOS son una mezcla entre la NMOS,
constituida por transistores de canal N y la PMOS cuyo
2) INTRODUCCIÓN elemento fundamental es el transistor MOS de canal p.
Una interface es la interconexión eficiente de dos La familia CMOS básica que aparece en los catálogos
dispositivos, circuitos o sistemas que no son de los fabricantes es la serie 4000,
compatibles entre sí y tienen características Características.
eléctricas diferentes. Las interfaces lógicas o reales La tensión de alimentación varía entre 3 y 18 V. El
permiten que dispositivos de diferentes familias o rango de temperaturas oscila entre 240 y 85 C.
subfamilias puedan comunicarse entre sí.
Cada familia lógica interpreta de manera diferente Los niveles de tensión son; VLI min 53,3 V, VIL máx.
un nivel alto o bajo de voltaje y tiene sus propios 51.5 V, VOH min 54.95 V, VOL máx. 50.05 V.
requisitos de corriente de entrada y de salida. Por Los tiempos de propagación varían inversamente con
esta razón, dos familias lógicas no se pueden la tención de alimentación, siendo de 60 ns para 5V y
conectar directamente: necesitan de una interface de 30ns para 10V.
que las comunique y acople sus características de
voltaje y corriente.

1
a través de una resistencia de pull-up. Este método es
muy apropiado para muchas aplicaciones, pero
presenta el inconveniente de ser muy susceptible al
ruido.

Fig. 2 Familia lógica CMOS. [1]


Fig.5 Interface de TTL a CMOS con colector abierto.
Interfaces de TTL a CMOS
Una entrada CMOS es relativamente fácil de manejar
a partir de una salida TTL cuando los dispositivos
Interface mejorada de TTL a CMOS.
involucrados en la interface operan a partir de una En esta interfaz se emplean dos resistencias (R1 y R2)
misma fuente de + 5 V. Las características de en el circuito base para mejorar la inmunidad al ruido.
corriente de salida de TTL son más que adecuadas El condensador C reduce el tiempo que dura un cambio
para manejar entradas CMOS. Sólo deben hacerse en la salida TTL en manifestarse en la entrada CMOS.
compatibles los niveles de voltaje. [1] Es decir, mejora la velocidad de la interface. [1]

Interface TTL-LS a CMOS con resistencia.


La resistencia R acopla los niveles de voltaje de
ambas familias. Su valor fluctúa entre 1.2 KΩ y 15 KΩ
. un valor típico es de 2.2 KΩ. [1]

Fig. 6 Interface mejorada de TTL a CMOS.

INTERFACES DE CMOS A TTL


Una salida CMOS puede manejar directamente una
entrada 74LS ó 74L cuando ambos dispositivos operen
Fig.3 Interface de TTL-LS a CMOS con resistencia. a partir de una misma fuente de + 5 V. [1]
Interface TTL a CMOS con 74HCT34.
Los dispositivos de la familia 74HCT se diseñaron
específicamente para interfazar dispositivos TTL a
CMOS. [1]

Fig. 7 Interface directa de CMOS a TTL-LS

Fig.4 Interface de TTL a CMOS con 74HCT34 Interface directa de CMOS a TTL estándar.
Una salida CMOS no puede manejar directamente una
Interface de TTL a CMOS con colector abierto. entrada TTL estándar debido a su limitada capacidad de
Este método emplea una salida de TTL de colector corriente. Las únicas excepciones son los circuitos integrados
abierto de alto voltaje conectada a la entrada CMOS 4001B y 4002B. [1]
2
Fig. 8 Interface directa de CMOS a TTL estándar.

Interface de CMOS a TTL-LS con resistencia.


Esta interface es una forma muy sencilla de conectar una
salida CMOS a una entrada TTLLS. El diodo D bloquea el
voltaje procedente de la salida CMOS cuando esta última
está en el estado alto. La resistencia R hace alta la entrada Fig. 11 Interface de CMOS a TTL con transistor. [2]
TTL cuando el diodo queda inversamente polarizado. Se
emplea un diodo de germanio para mejorar la inmunidad al 4) DESARROLLO
ruido. [2]

Fig. 12: Circuito eliminador de rebote utilizando una


compuerta NAND 74HC00 CMOS [2]
Fig. 9 Interface de CMOS a TTL-LS con resistencia.

Interface de CMOS a TTL con buffer CMOS.


Para poder manejar entradas TTL estándar, una buena
solución consiste en emplear un buffer. Se conecta la
entrada TTL estándar a una salida CMOS mediante un
buffer CMOS 4049 ó 4050. Estos dispositivos manejan
normalmente hasta dos entradas de la serie 74. [2]

Fig 13: Circuito eliminador de rebote utilizando una


compuerta 7403 TTL con colector abierto

5) CONCLUSIONES

La corriente demanda de la fuente, en el caso de la Familia


Fig. 10 Interface de CMOS a TTL con buffer CMOS. TTL: no varía considerablemente al aumentar la frecuencia
de cambio del estado ALTO a BAJO y viceversa,
Interface de CMOS a TTL con transistor. manteniendo una disipación de potencia estable.
Este método emplea un transistor NPN de propósito b) No sucede lo mismo en la Familia CMOS, donde al
aumentar la frecuencia aumenta la, esto se debe a que
general. Este transistor, en conjunto con sus resistencias de
proporcional a la frecuencia aumentan las espigas de
polarización (R1, R2 y R3), convierte niveles lógicos corriente que se generan en la transición BAJO a ALTO por
CMOS en niveles lógicos TTL.[2] las capacitancias de carga, por tanto obtenemos una
inestabilidad del PDP del CMOS con la frecuencia.
c) Al colocar los capacitores en el oscilador de anillos,
donde simulamos el factor de carga, vemos claramente un
aumento en el tiempo de retraso de propagación debido a
que aumentamos la constante de tiempo RC.
d) Debido a que las corrientes de entrada en la Familia
3
CMOS son demasiada pequeña por la alta impedancia de
la entrada del MOSFET, la capacidad de carga en CMOS
dependerá del máximo retraso de propagación permisible
o aceptable por el circuito. En cambio, en la Familia TTL,
este factor de carga depende exclusivamente de las
corrientes de entrada.

6) BIBLIOGRAFIA

[1] G. Obregón-Pulido, B. Castillo-Toledo and A.


Loukianov, “A globally convergent estimator for
n frequencies”, IEEE Trans. On Aut. Control.
Vol. 47. No 5. pp 857-863. May 2002.
[2]http://faradayos.blogspot.com/2013/12/empalm
es-cables-electricos-derivacion-cola-rata-
[3]
http://laboratorioselectronica.blogspot.com/201
3/03/implementacion-de-compuertas-
logicas.html

También podría gustarte