Documentos de Académico
Documentos de Profesional
Documentos de Cultura
UNIVERSIDAD NACIONAL DE
PIURA
FACULTAD DE CIENCIAS
DEPARTAMENTO ACADMICO DE CIENCIAS
SISTEMAS DIGITALES I
Pgina 1
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
NOTA FINAL
__________
CURSO
. .... .. ..
.. ....
ALUMNO (A)
. .... .. ..
.. ....
... . . . . . .
. .. ...
CDIGO
: .............................................
FACULTAD
: .............................................
SEMESTRE
ACADMICO
: .............................................
SEMANA: ..........
DIA: ..............................
HORA:
PROF. TEORA
: .............................................
PROF. PRCTICA
: .............................................
SISTEMAS DIGITALES I
Pgina 2
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
INDICE
Prologo
12
17
23
SISTEMAS DIGITALES I
Pgina 3
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
El autor.
SISTEMAS DIGITALES I
Pgina 4
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
OBJETIVOS ESPECIFICOS
Diseo de, circuitos conmutadores y compuertas.
Comprobar la tabla de verdad de cada una de las compuertas lgicas
bsicas
(NOT, OR, NOT, AND, NAND, XOR, NXOR)
Disear la etapa de potencia, para un circuito lgico combinatorio.
INTRODUCCION
El funcionamiento del diodo, transistor BJT y CMOS, no solamente puede ser
lineal, sino que puede ser utilizado como elemento no lineal, es decir como
conmutador controlado. En un conmutador digital se utilizan varios transistores
como conmutadores, en la actualidad, en el diseo de este tipo de circuitos es
muy importante la velocidad de conmutacin. Para que un elemento no lineal,
opere como conmutador, se disea su circuito de tal forma que el componente
este en la zona de CORTE o SATURACION, en el caso de los transistores; en el
caso de los diodos de CONDUCCION o NO CONDUCCION.
En CORTE, el transistor es considerado como conmutador abierto, ya que no
hay corriente en el colector. En SATURACION, el transistor es considerado como
conmutador CERRADO, ya que se tiene la mxima corriente que circula por el
colector. La corriente aplicada a la base del transistor es el medio controlador
del transistor como conmutador.
En el diodo, de igual manera la corriente es el medio controlador, pero solo con
el sentido del flujo de la misma. Por otra parte, las compuertas lgicas son
elementos bsicos en los sistemas digitales, las cuales operan con nmeros
binarios; es decir, ceros y unos; un cero representa un voltaje BAJO 0
Volts, mientras que un uno representa un voltaje ALTO Vcc.
Existen diferentes tipos de compuertas lgicas, y en los sistemas digitales se
opera con las bsicas como son:
AND (Y)
OR (O)
NOT (N)
Existiendo otras derivadas de la combinacin de las
anteriores: NAND (N-Y)
NOR (N-O)
XOR (N-Y-O)
SISTEMAS DIGITALES I
Pgina 5
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
1
1
1
1
1
1
1
1
1
1
1
1
Resistencias 330
Compuerta NOT 74LS04
Compuerta AND 74LS08
Compuerta NAND 74LS00
Compuerta OR 74LS32
Compuerta NOR 74LS02
Compuerta XOR 74LS86
Compuerta NXOR 74LS266
Multimetro
Fuente de alimentacin
LEDs (opcionales, con resistencias de 330 )
Protoboard
SISTEMAS DIGITALES I
Pgina 6
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
SISTEMAS DIGITALES I
Pgina 7
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
A qu conclusin llega?
TABLA 1
SISTEMAS DIGITALES I
Pgina 8
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
SISTEMAS DIGITALES I
Pgina 9
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
RESULTADO Y CONCLUSIONES
Enuncie sus resultados a partir del anlisis del experimento previo discuta si
estos se encuentran dentro de los valores aceptables para considerar el
experimento bien realizado.
CUESTIONARIO
1.- Que entiende por circuito Lgico.
SISTEMAS DIGITALES I
Pgina 10
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
OBJETIVO GENERAL
Analizar los postulados del Algebra de Boole para el diseo y optimizacin de
SISTEMAS DIGITALES I
Pgina 11
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
circuito lgicos.
INTRODUCCIN
Muchos componentes utilizados en sistemas de control, como contactores y
relvadores, presentan dos estados claramente diferenciados (abierto o
cerrado, conduce o no conduce). A este tipo de componentes se les denomina
componentes todo o nada o tambin componentes lgicos.
Para estudiar de forma sistemtica el comportamiento de estos elementos, se
representan los dos estados por los smbolos 1 y 0 (0 abierto, 1 cerrado). De
esta forma podemos utilizar una serie de leyes y propiedades comunes con
independencia del componente en s; da igual que sea una puerta lgica, un
rel, un transistor, etc...
Atendiendo a este criterio, todos los elementos del tipo todo o nada son
representables por una variable lgica, entendiendo como tal aquella que slo
puede tomar los valores 0 y 1. El conjunto de leyes y reglas de operacin de
variables lgicas se denomina lgebra de Boole, ya que fu George Boole el
que desarroll las bases de la lgica matemtica.
Operaciones lgicas bsicas
Sea un conjunto formado por slo dos elementos que designaremos por 0 y 1.
Llamaremos variables lgicas a las que toman slo los valores del conjunto, es
decir 0 o 1.
En dicho conjunto se definen tres operaciones bsicas:
SUMA LOGICA:
Denominada tambin operacin "O" (OR). Esta operacin responde a la
siguiente tabla:
a
0
0
1
1
b
0
1
0
1
a+b
0
1
1
1
PRODUCTO LOGICO:
Denominada tambin operacin "Y" (AND). Esta operacin responde a la
siguiente tabla:
SISTEMAS DIGITALES I
Pgina 12
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
a
0
0
1
1
b
0
1
0
1
a*b
0
0
0
1
NEGACION LOGICA:
Denominada tambin operacin "N" (NOT). Esta operacin responde a la
siguiente tabla:
a
1
2
a'
1
0
PROPIEDAD DISTRIBUTIVA:
De la suma respecto al producto: a*(b+c) = (a*b) + (a*c)
Del producto respecto a la suma: a + (b*c) = (a+b) * (a+c)
SISTEMAS DIGITALES I
Pgina 13
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
LEYES DE DE MORGAN:
(a+b+c)' =
a'*b'*c' (a*b*c)' =
a'+b'+c'
DESARROLLO EXPERIMENTAL
EXPERIMENTO 1.- Simplificacin por algebra de Boole
a)
b)
Pgina 14
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
Proposicin 1
RESULTADO Y CONCLUSIONES
Enuncie sus resultados a partir del anlisis del experimento previo discuta si
estos se encuentran dentro de los valores aceptables para considerar el
experimento bien realizado.
SISTEMAS DIGITALES I
Pgina 15
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
CUESTIONARIO
1.- Que entiende por lgebra de Boole.
2.- Cual es el objetivo de utilizar el lgebra de Boole.
3.- Cuales son las propiedades principales en el lgebra de Boole.
4.- Que nos representa el esquema (lgigrama) a base de compuertas.
5.- En la minimizacin de una ecuacin solo se puede obtener un solo modelo
de lgigrama.
6.- Que son y para que sirven las tablas de la verdad
7.- Que es el teorema De Demorgan
8.- Cuales son las compuertas lgicas bsicas para el diseo de sistemas
lgicos
SISTEMAS DIGITALES I
Pgina 16
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
OBJETIVO GENERAL
Reduccin e implementacin de circuitos lgicos mediante mapas de Kargaugh.
INTRODUCCIN
Los diseadores de circuitos integrados solucionan los problemas que se
plantean en la integracin, esencialmente, con el uso de transistores. Esto
determina las tecnologas de integracin que, actualmente existen y se deben
a dos tipos de transistores que toleran dicha integracin: TTL y CMOS (junto
con sus variantes)
La familia lgica TTL (lgica transistor-transistor) consiste en varias
subfamilias. En la tabla 1 se muestran las clases de subfamilias junto con su
prefijo designado para identificar los circuitos integrados. Esta tecnologa, hace
uso de resistencias, diodos y transistores bipolares para obtener funciones
lgicas estandar.
La diferencia entre las diferentes subfamilias de TTL son en sus caractersticas
elctricas, tales como el poder de disipacin, tiempos de retardo, y la velocidad
de cambio. Estas no difieren en cuanto a sus pines (entradas o salidas) o sus
operaciones lgicas ejecutadas por los circuitos internos, en la tabla 1 se
muestra la clasificacin de este tipo de transistores.
TABLA 1
Subfamilias TTL
Prefijo
Ejemplo
circuitointegrado
TTL estandar
74
7404 (inversor)
74H
74H04 (inversor)
74L
74L04 (inversor)
TTL Schottky
74S
74S04 (inversor)
74LS
74LS04 (inversor)
74AS
74AS04 (inversor)
74ALS
74ALS04 (inversor)
de
Pgina 17
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
TTL, pero esta serie no fue diseada para ser compatible con la familia TTL,
sin embargo se han desarrollado algunas series que si lo son.
Esta tecnologa, hace uso bsicamente de transistores de efecto de campo
NMOS y PMOS, y es sensible a la carga electroesttica, una de las
caracteristicas principales que los diferencian de la familia TTL es que el
rango de voltaje que utilizan es mayor siendo utilices para mayores
aplicaciones en la industria tabla 2.
TABLA 2.
Serie
CMOS
Prefijo
40 o 140
4001 o 14001
(NOR)
Puerta de metal
compatible
con TTL
74C
74C02 (NOR)
Ejemplo
de
integrado
Puerta
de
silicn 74HC
compatible con TTL de
alta
velocidad
74HC02 (NOR)
Puerta
de
silicn 74HCT
compatibl elctricament
e
e
con TTL
74HCT02 (NOR)
circuito
Pgina 18
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
Mapas de Karnaugh
Los mapas de Karnaugh es una herramienta grafica usada para simplificar una
ecuacin lgica o convertir una tabla de verdad en su circuito lgico
correspondiente.
Los mapas de Karnaugh pueden aplicarse a dos, tres, cuatro y cinco variables.
Para ms variables, la simplificacin resulta tan complicada que conviene en
ese caso utilizar teoremas mejor.
SISTEMAS DIGITALES I
Pgina 19
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
DESARROLLO EXPERIMENTAL
EXPERIMENTO 1 .- Simplificacin por Mapas de Karnaugh
e) Dada las proposiciones, simplifique por mapas de Karnaugh, determine
el lgigrama y arme el circuito correspondiente comprobando las tablas
de verdad correspondiente antes de simplificar y una ves simplificadas.
1.- CBA + CBA + CBA + CBA + CBA + CBA
2.- CBA + CBA + CBA + CBA + CBA + CBA
3.- CBA + CBA + CBA + CBA + CBA + CBA + CBA
4.- CBA + CBA + CBA + CBA + CBA
5.- CBA + CBA + CBA
6.- CBA + CBA + CBA + CBA
7.- CBA + CBA + CBA + CBA + CBA
EXPERIMENTO 2.- Implementacin mediante C.I. a un display de siete
segmentos.
1. Se implementaran los circuitos realizados anteriormente, conectando
las salidas de dichos circuitos a un display Catodo cmun de 7
segmentos figura 1, corroborando la tabla de verdad para cada digito.
TABLA DE VERDAD
Entradas
C
0
0
0
0
1
1
1
1
B
0
0
1
1
0
0
1
1
A
0
1
0
1
0
1
0
1
Salidas
C1
1
0
1
1
0
1
1
1
C2
1
1
1
1
1
0
0
1
SISTEMAS DIGITALES I
C3
1
1
0
1
1
1
1
1
C4
1
0
1
1
0
1
1
0
Nmero
C5
1
0
1
0
0
0
1
0
C6
1
0
0
0
1
1
1
0
Pgina 20
C7
0
0
1
1
1
1
1
0
0
1
2
3
4
5
6
7
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
a
C1
b
C2
c
C3
C4
Display
nodo comn
e
C5
f
C6
g
C7
CBA
RESULTADO Y CONCLUSIONES
Enuncie sus resultados a partir del anlisis del experimento previo discuta si
estos se encuentran dentro de los valores aceptables para considerar el
experimento bien realizado.
SISTEMAS DIGITALES I
Pgina 21
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
CUESTIONARIO
1.- Explique en que consiste la reduccin de una funcin por mapas de
Karnaugh.
2.- Explique la diferencia de un Mintrmino y un Maxtrmino.
3.- Que entiende por el complemento de una funcin.
4.- Explique que elementos componen una funcin Cannica.
5.- Comente, cuales son las limitantes al utilizar la tcnica de reduccin por
mapas de Karnaugh.
6.- Explique que funcin juega una condicin No en el mapa.
7.- Comente que es la suma de Mintrminos.
8.- Al utilizar le reduccin por mapas de karnaugh, Se obtiene solo una
minimizacin?
SISTEMAS DIGITALES I
Pgina 22
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
SISTEMAS DIGITALES I
Pgina 23
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
DESARROLLO EXPERIMENTAL
EXPERIMENTO 1.- Implementacin mediante C.I. de un semisumador y un
sumador completo.
1.- Armar el circuito mostrado en la figura 1, compruebe la tabla de la verdad
para dicho circuito.
Figura 1. Lgigrama de
semisumador 2.- Dada la siguiente tabla de la verdad:
DEC X Y C0 C S
1
2
3
4
5
6
7
8
00
00
01
01
10
10
11
11
0
1
0
1
0
1
0
1
00
01
01
10
01
10
10
11
SISTEMAS DIGITALES I
Pgina 24
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
1
2
3
4
5
6
7
8
00
00
01
01
10
10
11
11
000
111
011
110
001
100
000
111
SISTEMAS DIGITALES I
Pgina 25
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
Figura No.4
5.- Obtenga la corres pondiente tabla de la verdad.
RESULTADO Y CONCLUSIONES
Enuncie sus resultados a partir del anlisis del experimento previo discuta si
estos se encuentran dentro de los valores aceptables para considerar el
experimento bien realizado.
CUESTIONARIO
2.
4.
7.
SISTEMAS DIGITALES I
Pgina 26
LABORATORIO
INGENIERIA ELECTRNICA Y TELECOMUNICACIONES
SISTEMAS DIGITALES I
Pgina 27