Está en la página 1de 4

1.

Objetivo
Disear un circuito digital combinacional que realice la funcin de un multiplexor 2
a 1, es decir, que en su salida tenga una nica variable con dos de entrada.

2. Marco terico
Los multiplexores son circuitos combinacionales con varias entradas y una nica
salida de datos, estn dotados de entradas de control capaces de seleccionar una,
y slo una, de las entradas de datos para permitir su transmisin desde la entrada
seleccionada hacia dicha salida.
En el campo de la electrnica el multiplexor se utiliza como dispositivo que puede
recibir varias entradas y transmitirlas por un medio de transmisincompartido. Para
ello lo que hace es dividir el medio de transmisin en mltiples canales, para que
varios nodos puedan comunicarse al mismo tiempo.
Una seal que est multiplexada debe demultiplexarse en el otro extremo.
Estos circuitos combinacionales poseen

lneas de entrada de datos, una lnea

de salida y entradas de seleccin. Las entradas de seleccin indican cul de estas


lneas de entrada de datos es la que proporciona el valor a la lnea de salida. Cada
combinacin de las entradas de seleccin corresponde a una entrada de datos, y
la salida final del multiplexor corresponder al valor de dicha entrada
seleccionada. Para identificar la entrada de seleccin ms significativa, por
convenio esta siempre es la que est ms arriba (de mostrarse de forma vertical) o
ms a la izquierda (en horizontal), independientemente de su etiqueta
identificadora, a no ser que se especifique lo contrario.
Tambin se pueden construir multiplexores con mayor nmero de entradas
utilizando multiplexores de menos entradas, utilizando la composicin de
multiplexores.

En electrnica digital, es usado para el control de un flujo de informacin que


equivale a un conmutador. En su forma ms bsica se compone de dos entradas
de datos (A y B), una salida de datos y una entrada de control. Cuando la entrada
de control se pone a 0 lgico, la seal de datos A es conectada a la salida; cuando
la entrada de control se pone a 1 lgico, la seal de datos B es la que se conecta
a la salida.

3. Desarrollo
En el siguiente procedimiento se muestra la etapa de diseo del multiplexor 2:1,
presentando la tabla de verdad caracterstica del mismo.
Entrada

Salida

Dado que se ha mostrado el procedimiento usado en los mapas de Karnaugh se


omite el proceso y solo se muestran los resultados obtenidos de los mapas
aplicados en los mintrminos de la salida siendo este aun ms bsico en el
proceso de solucin.
Entonces,
C = SA + SB

Diagrama de compuertas

4. Simulacin
La simulacin en VHDL demuestra que el resultado obtenido es correcto. Se
muestran cuatro de las ocho entradas en la simulacin para poder verificarlo
directamente desde la imagen mostrada.

5. Ensamblado
La foto que se muestra es el resultado del armado de las ecuaciones obtenidas,
que han sido empleados en los simuladores para verificar su correcto
funcionamiento.

6. Conclusiones y observaciones
El multiplexor es un circuito digital combinacional muy fcil de disear y fcil de
armar, lo cual no requiere mucho tiempo de trabajo.

También podría gustarte