Está en la página 1de 15

DISPOSITIVOS LOGICOS PROGRAMABLES

M. C. ALEJANDRO TRIUNFO CRUZ

Dispositivos Lgicos Programables (PLD)


Son los dispositivos cuyas caractersticas pueden ser modificadas y almacenadas por medio de la programacin de HW. (PAL) es uno de los dispositivos lgicos mas simples que significa (Programmable Array Logic)

Los PLD nos permite automatizar procedimientos tediosos como tablas de verdad, expresiones booleanas y nos permite controlar interconexiones de compuertas lgicas mediante circuitos fsicos

Tipos de PLD
ROM, memoria de solo lectura PROM, memoria de solo lectura programable PLA, Arreglo Lgico Programable EEPROM, memoria de solo lectura programable y borrable electrnicamente RAM, memoria de acceso aleatorio SRAM, memoria de acceso aleatorio esttica DRAM, memoria de acceso aleatorio dinmica

Hardware de PLD
Operaciones

Variables de Entrada

PLD Arreglo de compuertas Lgicas

Salida Inversora

Las Variables de entrada van conectadas a los planos (Arreglos de Compuertas Lgicas) a travs de ello realiza las operaciones utilizando inversores y no inversores donde la salida se dar por medio de un inversor

Estructura interna de un PLD


Es una combinacin de matrices de AND Y OR

Estructura interna de un PLD Programada

Programacin de un PLD
Programar significa realizar las conexiones reales en el arreglo, es decir cuales conexiones deben estar en 0, 1 Existen 2 mtodos para programar un PLD Programacin por ZIF Programacin en Sistema

Programacin por ZIF


Este implica remover el chip del PLC y se requiere colocarlo en un dispositivo especial llamado (Programador)

Actualmente los programadores se conectan a una computadora personal donde contiene bibliotecas de informacin de diversos tipos de PLD Donde ejecutan un software de programacin donde nos permite establecer informacin como: Que dispositivo es, si esta en blanco o leer el estado de cualquier conexin programable El resultado de una programacin exitosa es un archivo llamado JEDEC donde por medio de ZIF ser grabado en el chip.

Programacin en Sistema
Este mtodo el chip no necesita extraerse del circuito para su programacin se realiza por medio de un cable conocido como JTAG donde tiene 4 terminales que son conectadas al PLD y es cargada la informacin por medio de software que establece el formato apropiado del PLD

JTAG

PLD

Software utilizado actualmente


ISE 8.2i (INTEGRATED SOFTWARE ENVIROMENT) Es una herramienta para estudiantes para profesores donde se realizan simulaciones sin daar circuitos fsicos. Requerimientos: 1 GB de espacio de almacenamiento en disco duro. Memoria RAM 512 M mnimo , ideal 1 GB de memoria Ram Windows 7 ,.Windows XP/PRO, Linux, o Solaris Procesador 1.7 GHz.

Ejemplo

Ejercicio