Está en la página 1de 5

Informe de Laboratorio №1

Cristian Alexander Chaparro †, Angie Melisa Montes ‡, Luis Eduardo López †, Alejandro Pasmin‡ y
María Fernanda Arango†
†Cod: 1860193, ‡Cod: 1860192, †Cod: 1859999, ‡ Cod: 1859939, †Cod: 1859944

Abstract
In this report, the implementation of the logic gates in
TTL circuits will be announced, in addition to solving
different design problems using the gates.

Resumen
En este informe se dará a conocer la implementación de
las compuertas lógicas en circuitos TTL, además de
resolver diferentes problemas de diseño utilizando las Fig. 1. Simulación en Proteus Compuerta NAND
compuertas.

1. Introducción
Los circuitos lógicos son circuitos que producen en su
salida una señal lógica, ya sea “1” o “0”, dependiendo de
sus entradas y compuertas que se utilicen.
Para el análisis y construcción de estos circuitos existen
las tablas de verdad, que son tabulaciones de las posibles
combinaciones de las entradas; esta información de salida
toma el nombre de bit, es decir “0” o “1”.
En este informe se solucionarán diferentes preguntas con
referencia a los circuitos típicos de TTL, además de
problemas de diseño que llevan la finalidad de conocer las
compuertas con sus soluciones lógicas. Fig. 2. Señal Obtenida para la compuerta NAND

2. Trabajo de Laboratorio 2. AND 7408


A B X=AB
2.1 Procedimientos 0 0 0
Se comprobó la tabla de verdad de los Compuertas 0 1 0
Lógicas 7400, 7408, 7432, 7402 y 7486. Se conecto un
led a la salida de cada compuerta, de tal manera que 1 0 0
cuando el led se enciendo es igual a 1 y cuando el led se 1 1 1
apago es igual a 0. Se tuvo en cuenta cada diagrama
esquemático de los circuitos TTL para realizar las Tabla 2. Tabla de Verdad de Compuerta AND
conexiones.

1. NAND 7400
A B X
0 0 1
0 1 1 Fig. 3. Simulación en Proteus Compuerta AND
1 0 1
1 1 0

Tabla 1. Tabla de Verdad de Compuerta NAND


4. NOR 7402
A B X
0 0 1
0 1 0
1 0 0
1 1 0

Tabla 4. Tabla de Verdad de Compuerta NOR

Fig. 4. Señal Obtenida para la compuerta AND

3. OR 7432
A B X=A+B
0 0 0
0 1 1
1 0 1
Fig. 7. Simulación en Proteus Compuerta NOR
1 1 1

Tabla 3. Tabla de Verdad de Compuerta OR

Fig. 5. Simulación en Proteus Compuerta OR

Fig. 8. Señal Obtenida para la compuerta NOR

5. EXOR 7486
A B X
0 0 0
0 1 1
1 0 1
1 1 0

Tabla 5. Tabla de Verdad de Compuerta EXOR

Fig. 6. Señal Obtenida para la compuerta OR

Fig. 9. Simulación en Proteus Compuerta EXOR


una familia lógica, una tecnología de
construcción de circuitos electrónicos digitales.
5. ¿Cuál es el significado del Vcc?
Vcc es voltaje en corriente directa, por lo que en
esa indicación significa que allí se debe conectar
el terminal positivo de la fuente en corriente
directa que se vaya a utilizar.
6. ¿Cuál es el máximo valor del voltaje de
alimentación para un circuito típico de TTL?
El valor del voltaje característico se halla
comprendido entre los 4,75 v y los 5,25v, por lo
tanto, el máximo valor de voltaje de alimentación
es de 5,25v.
Fig. 10. Señal Obtenida para la compuerta EXOR 7. ¿Cuál es el significado del GND?
GND o ground (tierra) se refiere al polo negativo
6. Tablas de verdad de la fuente.
m A B Nand And Or Nor Exor
0 0 0 1 0 0 1 0
1 0 1 1 0 1 0 1 2.3 Problemas de Diseño
2 1 0 1 0 1 0 1
1. Circuito combinatorio con cuatro líneas de
3 1 1 0 1 1 0 0
entrada
Tabla 6. Tabla de Verdad de las Compuertas A B C D F
0 0 0 0 0
2.2 Preguntas 0 0 0 1 1
1. ¿Quién desarrollo el álgebra booleana? 0 0 1 0 1
En 1815 George Boole propuso una herramienta 0 0 1 1 0
matemática llamada Álgebra de Boole o Algebra
Booleana, debido a sus aportes teóricos dieron 0 1 0 0 1
lugar a la especialización que hoy conocemos. 0 1 0 1 0
2. ¿Cómo formaría una operación AND de 3
entradas usando compuertas AND de solo 2 0 1 1 0 0
entradas? 0 1 1 1 0
Dibujaría una AND de 3 entradas conectando una 1 0 0 0 1
AND de 2 entradas, después una AND a la
primera AND con la tercera entrada. 1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0

Tabla 7. Tabla de Verdad del Problema de Diseño 1


Fig. 11. AND de 3 entradas

3. ¿Qué valor lógico se considera cuando una


F= A’BC’D’+ A’B’C’D+A’B’CD’+AB’C’D’
entrada no está conectada (probar con el OR
7483)?
Una entrada desconectada en TTL actúa como un
nivel lógico alto (1), ya que la unión emisor-base
en el transitor de entrada está polarizado en
inversa.
4. ¿Cuál es el significado TTL?
TTL es la sigla en inglés de transitor - transitor
logic, es decir "lógica transitor a transitor". Es
Fig. 12. Simulación de Proteus Problema de Diseño 1

2. Problema de Diseño 2

Fig. 14. Tabla de Verdad Problema de Diseño 1I

Fig. 13. Tabla de Verdad Problema de Diseño 1I


Fig. 17. Simulación en Proteus Salida y Problema de Diseño 1I

Fig. 18. Simulación en Proteus Salida x Problema de


Diseño 1I

3. Conclusiones
Fig. 15. Tabla de Verdad Problema de Diseño 1I
La presente práctica ha sido muy interesante ya que se
pudo conocer de manera física las protoboard integradas, y
así mismo identificar como van enumerados sus pines, no
obstante, aprendimos a polarizar un led y manipular los
equipos necesarios para la polarización.
De igual manera la comprobación de los circuitos
integrados TTL integradas experimentalmente ha sido
muy relevante, ya que pudimos demostrar que su
comportamiento no solo se queda en la teoría, si no que
funciona al momento de armar el circuito y realizar los
cambios de las entradas, para obtener una salida, la cual
fue la esperada, de acuerdo con la tabla de verdad de cada
compuerta.

4. Agradecimientos
Fig. 16. Tabla de Verdad Problema de Diseño 1I
Por último, agradecer al profesor Gerardo Perilla por sus
pautas y a todas las personas que de una u otra manera han
participado en la realización de este laboratorio.

Referencias
[1] http://www.monografias.com/trabajos12/ttl/ttl.shtml
[2] http://www.profesormolina.com.ar/electronica/componentes/int/comp

También podría gustarte