Está en la página 1de 5

Lógica

combinacional y
secuencial
Introducción a los circuitos
contadores mediante el análisis
teórico.
Introducción:

El flip flop es el nombre común que se le da a los dispositivos de dos estados (biestables), que
sirven como memoria básica para las operaciones de lógica secuencial. Los Flip-flops son
ampliamente usados para el almacenamiento y transferencia de datos digitales y se usan
normalmente en unidades llamadas «registros», para el almacenamiento de datos numéricos
binarios. En el siguiente trabajo se tratará de manejar los circuitos contadores, veremos la
operación de circuitos secuenciales con flip-flops del tipo jk, sr y el manejo y configuración de
circuito generador de pulsos con apoyo del IC 555, identificar la operación del circuito
mostrado y validar los resultados con ayuda de la simulación.

Desarrollo:

Dado lo anterior, se solicita analizar y dar respuesta a los siguientes cuestionamientos:

1.- ¿Qué tipo de sincronismo utiliza el sistema?

Sincronismo por reloj (Clock Synchronization). El flip-flop se activa o cambia de estado en


respuesta a una señal de reloj. Cuando la señal de reloj hace una transición (por ejemplo, de
bajo a alto o de alto a bajo), el flip-flop puede cambiar su estado (de 0 a 1 o de 1 a 0) si se
cumplen ciertas condiciones lógicas.

2.- ¿Cuántos bit´s puede manejar el sistema?

El sistema maneja 4 bit’s : Q0, Q1, Q2, Q3.

3.- ¿La activación de los F-F´s es con flanco de subida o bajada? Argumenta técnicamente.

La activación es mediante el flanco de subida, debido a que la entrada de reloj no se encuentra


negada.

4.- Indica la lógica de activación, para cada salida de los F-F´s.

Por la lógica de activación es secuencial desde la activación del bit menos significativo hasta la
activación de todos los bits´, de manera secuencial haciendo un conteo en base binaria.

5.- ¿Hasta que numero es posible contar con este sistema? Argumenta técnicamente.

El sistema tiene un conteo secuencial en base binaria desde 0 hasta 15 que puede
representarse cuando todos los bits de salida están activos, se presenta el circuito con todas
las salidas activas, se configuro el ingreso de reloj con una compuerta “NOT” para que se
activen con flanco de subida como en el ejercicio propuesto:

Actividad n°2.

1.- La siguiente imagen muestra las etapas internas del circuito integrado LM555, así como
también las fórmulas asociadas a cálculos propios de la configuración Astable.

En este contexto se solicita explicar que sucederá en el pin 3, cuando se tiene un nivel lógico
alto (1) en el pin R y uno bajo (0) en el pin S, del F-F RS.

En base a la tabla de operación del


FlipFlop SR, cuando se tiene un nivel alto
en la entrada R y un cero en la entrada S,
se obtendrá como salida en Q = 0; en el
flaco en alto del reloj.
2.- Desarrolla y aplica procedimientos de cálculo, para que la frecuencia de trabajo en la
salida de la configuración siguiente sea igual a 1KHz.

1
Dado que el tiempototal =Td+Tc= =0.693 ( R 1+2 R 2 ) C 1
1000
Considerando un capacitor de 0.01 uf ; y una resistencia R 1=10 K :
Se tiene :
1
=0.693 ( 10∗10 + 2 R 2 ) 0.01∗10
3 −6
1000
R 2=67.15 k
Un valor de R2 =67.15k en ohmios para lograr que la frecuencia sea de 1khz.

3.- Realiza la simulación del circuito anterior en un software seleccionado por ti y, luego,
explica lo que sucede con el LED.

 Se puede validar que el led tiene un tiempo de encendido de 1segundo


aproximadamente y se mantiene apagado 440milisegundos esto considerando la
escala de 200ms en el osciloscopio, teniéndose un tiempo total de 1,440 segundos.
4.- Modifica la R2 por un potenciómetro de 10KOhms en la simulación y explica el fenómeno
al variar el componente incorporado.

Se puede validar que el led se mantiene encendido un tiempo de 1,2segundos mientras el


tiempo de apagado es de 650ms aproximadamente. Teniéndose un tiempo total de 1,850
segundos.

Conclusiones:

 En el uso de los Flip-Flops JK y SR son componentes esenciales en la electrónica digital


debido a su versatilidad para el registro, adicionalmente. Pueden utilizarse para
implementar una amplia variedad de circuitos secuenciales y lógica digital.

 Como se vio en el desarrollo de los ejercicios anteriores de diseño de Circuitos


Sincrónicos. Los flip-flops JK y SR son fundamentales en el diseño de circuitos
sincrónicos. La sincronización mediante señales de reloj permite controlar y coordinar
el funcionamiento de dispositivos digitales, lo que es esencial en sistemas digitales
complejos.

 Temporizador 555 como Oscilador es un componente ampliamente utilizado en


aplicaciones de temporización y generación de pulsos. Puede funcionar como un
oscilador astable o monoestable, lo que lo hace valioso para generar señales de reloj y
temporizar eventos en circuitos electrónicos.

También podría gustarte