Está en la página 1de 5

UNIVERSIDAD DEL VALL

PRE-INFORME

Estudiante: Melania Arce Ramirez Fecha: 5/12/2011

Carrera: IBI Grupo: A

Docente: Raúl Balderrama Laboratorio: 10

Practica N: Título de laboratorio: Máquinas de estados con FPGA-VHDL


10

Firma del estudiante: Firma docente:

1. Conocimiento Teórico Requerido:


El estudiante deberá tener conocimientos del manejo de los Programas
Quartus II y ModelSim, Manual de usuario de la tarjeta CoreEP4C6E6
2. Competencias:

 El estudiante configurará la tarjeta CoreEP4C6E6, como máquina de


estado finito tipo Moore y máquina de estado finito tipo Mealy.

3. Materiales, Insumo Y Equipos:

MATERIALES Y EQUIPOS
Item Denominación Cantidad Unidad Observaciones
1 Computador personal con 1 pza La práctica es para 1
programas Quartus II y grupo de 2 estudiantes, la
ModelSim capacidad del Laboratorio
es de 10 grupos

INSUMOS
Item Denominación Cantidad Unidad Observaciones
1 Bread board 1 Pza La práctica es para 1
2 Tarjeta Core EP4C6E6 1 Pza grupo de 2 estudiantes, la
capacidad del Laboratorio
es de 10 grupos
4. TECNICA O PROCEDIMIENTO

PARTE 4.1

En la figura1 se observa el diagrama de estado de una máquina Moore simple. La señal llamada
´ y ´ representa el estado de la máquina. Se declara con un tipo enumerado, State_Type que
tiene los tres valores posibles A, B y C.
El compilador de VHDL realiza automáticamente una asignación de estado para seleccionar los
patrones de bits apropiados para los tres estados. El comportamiento de la máquina se define por
medio del proceso con la lista de sensibilidad que comprende las señales reset y clock.
PARTE 4.2

En la figura 2 se muestra un diagrama de estado para una máquina tipo Mealy simple. El
procedimiento de descripción tiene los mismos pasos para este tipo de maquina excepto porque la
salida z se especifica usando una instrucción CASE separada. La instrucción CASE establece que
cuando la FSM se encuentra en el estado A, z debe ser 0, pero cuando se halla en el estado B, z
debe tomar el valor de w. Esta instrucción CASE describe bien la lógica necesaria para z.
DATASHEET

TARJETA FPGA

También podría gustarte