Está en la página 1de 13

INSTITUTO UNIVERSITARIO DE TECNOLOGÍA

“ANTONIO JOSÉ DE SUCRE”

Asignación 5: Catálogo ComercialTarea

Alumno: Gabriel Vásquez CI: 29733849


Investigación Teórica
Compuertas Lógicas
Las computadoras digitales utilizan el sistema de números binarios, que tiene dos dígitos 0 y I. Un dígito binario se denomina un bit. La información
está representada en las computadoras digitales en grupos de bits. Utilizando diversas técnicas de codificación los grupos de bits pueden hacerse
que representen no solamente números binarios sino también otros símbolos discretos cualesquiera, tales como dígitos decimales o letras de
alfabeto. Utilizando arreglos binarios y diversas técnicas de codificación, los dígitos binarios o grupos de bits pueden utilizarse para desarrollar
conjuntos completos de instrucciones para realizar diversos tipos de cálculos.
La información binaria se representa en un sistema digital por cantidades físicas denominadas señales, Las señales eléctricas tales como
voltajes existen a través del sistema digital en cualquiera de dos valores reconocibles y representan una variable binaria igual a I o O. Por
ejemplo, un sistema digital particular puede emplear una señal de 3 volts para representar el binario "1" y 0.5 volts para el binario "0".
La lógica binaria tiene que ver con variables binarias y con operaciones que toman un sentido lógico. La manipulación de información binaria se
hace por circuitos lógicos que se denominan Compuertas.
Las compuertas son bloques del hardware que producen señales en binario 1 ó O cuando se satisfacen los requisitos de entrada lógica. Las
divelsas compuertas lógicas se encuentran comúnmente en sistemas de computadoras digitales. Cada compuerta tiene un símbolo gráfico
diferente y su operación puede describirse por medio de una función algebraica. Las relaciones entrada - salida de las variables binarias para
cada compuerta pueden representarse en forma tabular en una tabla de verdad. En resumen, las compuertas lógicas son un circuito electrónico
que implementa una función lógica elemental.
Compuerta AND (Y)

a) Consiste en el producto lógico.

b) Número mínimo de entradas: 2.

Tabla de verdad

0 0
1

1 1 1

Símbolo de la compuerta "ANE)"

Compuerta OR (O)

a) Consiste en una suma lógica.


b) Númem mínimo de entradas: 2.

Tabla de verdad

1 1

1 1

1 1 1
Símbolo de la compuerta "OR"
Compuerta NOT
a) Consiste en una negación al estado de una variable, invirtiendo el resultado lógico que contenía la variable antes de aplicarle la negación
lógica.
b) Número de entradas: 1.

0
1

Tabla de verdad
Símbolo de la compuerta "NOT"

Compuerta NAND

a) Consiste en una compuerta AND negada.

b) Número de entradas: 2 (ampliable).

Tabla de verdad

1 1

1 1

0
1 1
Símbolo de la compuerta "NAND

Compuerta NOR
a) Consiste en una compuerta OR negada.
b) Número de entradas: 2 (ampliable).

Tabla de verdad

0 1

1 0

1 1 0
Símbolo de la compuerta "NOR"

Compuerta OR-Exclusiva
a) Consiste en una compuerta OR- Exclusiva
b) Número de entradas: 2 (ampliable).

Tabla de verdad

1 1

1 1

1 1

Símbolo de la compuerta "0R-Exclusiva" Compuerta XNOR (NOR-ExcI usiva)

a) Consiste en una compuerta XOR invertida o negada.

b) Número de entradas: 2 (ampliable).

Tabla de verdad

B)'
1

0
1

0 0
1

1 1 1

Símbolo de la compuerta "XNOR (NOR-Exclusiva)"

Mapa de Karnaugh
Un mapa de Karnaugh provee una manera alternativa de simplificación de circuitos lógicos. En lugar de usar las técnicas de simplificación con
el álgebra de Boole, tú puedes transferir los valores lógicos desde una función booleana o desde una tabla de verdad a un mapa de Karnaugh.
El agrupamiento de ceros O y unos 1 dentm del mapa te ayuda a visualizar las relaciones lógicas entre las variables y conduce directamente a
una función booleana simplificada. El mapa de Karnaugh es a menudo usado para simplificar los problemas lógicos con 2, 3 0 4 variables. Un
mapa de Karnaugh de 2 variables es trivial pero puede ser usado para introducir el método que necesitas aprender. El mapa para una puerta
OR de dos entradas es como sigue:

Los valores de una variable aparecen sobre la parte superior del mapa, definiendo los valores de la columna, mientras los valores de la otra
variable aparecen a un lado, definiendo los valores de la variable en cada fila.

El mapa de Karnaugh se va completando colocando los unos "I" en la celda apropiada, ayudados por la tabla de verdad. Esta agrupación es
conocida como minitérminos o minterms y como expresión booleana viene a ser una suma de productos. Usualmente no se escriben los ceros
"0" en la tabla, ya que solo se agrupan los unos 1
En el mapa las celdas adyacentes que contienen unos 1 se agrupan de a dos, de a cuatro, o de a ocho. En este caso, hay un grupo horizontal y
otro vertical que puede agruparse de a dos. Se indican los agrupamientos dibujando un circulo alrededor de cada uno "1". El grupo horizontal
corresponde al valor de B = 1, y esta variable no cambia de valor, se mantiene. En esta misma fila, en la celda de la izquierda A = O y en la de
la derecha A = 1, es decir la variable A cambia de valor. En otras palabras el valor de la variable A no afecta al resultado final de la expresión
booleana para estas celdas. Antes de agruparlas, deberías haber escrito la expresión booleana para estas dos celdas como: A' . B + A B
Después de agruparlas esta misma expresión se reduce a: B
De una forma similar, el grupo vertical de dos celdas podría haber sido escrito como:
A.B'+A. B
Desde el mapa, puedes ver que el valor de B no afecta el valor escrito en las celdas para este grupo. En otras palabras, el grupo vertical se
reduce a: A
De esta manera, el mapa de Karnaugh conduce a la expresión final: A + B.

mapa Samangn mvtal pero para

dccada nao que

Codificadores
Dispositivo para la conversión de datos o señales empleando un determinado -.código. Normalmente se usa con cuatro propósitos claramente
diferenciados:
1) Eliminar la redundancia o todo aquello que no vaya a ser percibido por el destinatario de la información o bien quede más allá de los
objetivos de calidad de la señal recibida, en cuyo caso se habla de codificador de fuente.

2) Aumentar la redundancia de modo que el decodificador pueda eventualmente detectar y corregir errores que se hayan producido en la
recepción de señales o símbolos, hablándose en este caso de codificador de canal. 3) Para hacer que los datos codificados sean ilegibles salvo
que se conozca el código, mediante encriptadoæs o cifradoæs.
4) Permitir la transmisión de datos sobre un canal con unos determinados recursos y limitaciones, que correspondería en el modelo empleado
en la TMC al transmisorcodificador y que (especialmente en telecomunicaciones) es denominado modulador. Codificador Decimal a BCD
74147
Cuando solo una de las entradas está activa para cada combinación de salida, se le denomina codificador completo. Las salidas codificadas,
generalmente se usan para controlar un conjunto de 2n dispositivos, suponiendo claro está que sólo uno de ellos está activo en cualquier
momento. Sin embargo cuando nos encontremos con que se deben controlar dispositivos que pueden estar activos al mismo tiempo, problema
que se suelen encontrar los sistemas microprocesadores, es preciso usar un dispositivo que nos proporcione a la salida el código del dispositivo
que tenga más alta prioridad.
Decodificadores
Tienen como función detectar la presencia de una determinada combinación de bits en sus entradas y señalar la presencia de este código
mediante un cierto nivel de salida. Un decodificador posee N líneas de entrada para gestiona N bits y en una de las 2N líneas de salida indica la
presencia de una o más combinaciones de n bits. Para cualquier código dado en las entradas solo se activa una de las N posibles salidas.

Decodificadores binarios básicos

Cuando se quiere determinar cuando por ejemplo aparece 1001 en las entradas de un circuito digital. Todas las entradas de la puerta AND
están a nivel ALTO ya que dicha puerta produce una salida a nivel ALTO.

Decodificador BCD a decimal.

Convierte cada código BCE) en uno de los diez posibles dígitos decimales. El método de implementación es el mismo que para un decodificador
4 a 16, pero con la diferencia de que las salidas son solo 10. Obtendremos salidas activas a nivel ALTO y BAJO implementando las funciones
con puertas AND y NAND respectivamente.

Decodificador BCD a 7 segmentos

Es un circuito combinacional que permite un código BCD en sus entradas y en sus salidas activa un display de 7 segmentos para indicar un
dígito decimal. El display está formado por un conjunto de 7 leds conectados en un punto común en su salida, bien en ánodo común ó ánodo
común. El decodificador requiere de una entrada en código decimal binario BCE) y siete salidas conectadas a cada segmento del display.

Multiplexores

Un multiplexor (MUX) es un circuito combinacional que selecciona una entrada y la transfiere a la salida. La selección de la entrada, o dato, se
realiza según un conjunto de valores de las variables de control. Poseen por tanto, n entradas de selección, para 211 entrada de datos,
proporcionando dos salidas: una para el dato directo y otra para el dato negado.
Demultiplexor

El demultiplexor es un circuito destinado a transmitir una señal binaria a una determinada línea, elegida mediante un seleccionador, de entre las
diversas líneas existentes, es decir, es un circuito que tiene una entrada de datos E y n entradas de selección Y. El circuito puede tener hasta m
salidas donde m es menor o igual a 2N.
Comnarador
Un circuito comparador combinatorio compara dos entradas binarias (A y B de n bits) para indicar la relación de igualdad o desigualdad entre
ellas por medio de "tres banderas lógicas" que corresponden a las relaciones A igual B, A mayor que B y A menor que B. Cada una de estas
banderas se activara solo cuando la relación a la que corresponde sea verdadera, es decir, su salida será 1 y las otras dos pmducirán una salida
igual a cero.
Sumador
Es un circuito lógico que calcula la operación suma. En los computadores modernos se encuentra en Io que se denomina Unidad aritmético
lógica (ALU). Generalmente realizan las operaciones aritméticas en código binario decimal o BCD exceso 3, por regla general los sumadores
emplean el sistema binario. En los casos en los que se esté empleando un complemento a dos para representar números negativos el sumador
se convertirá en un sumador-restador (Adder-subtracter).
Las entradas son A, B, Cin que son la entradas de bits A y B, y Cin es la entrada de acarreo. Por otra parte, la salida es S y Cout es la salida
de acarreo.
Semisumador
Se denomina semisumador a un circuito que admite dos bits como entrada y genera como salida:

a) Un bit que representa la suma de los dos bits de entrada.

b) Otro bit que representa el acarreo generado por la suma.


Sumador completo
La principal diferencia entre un sumador completo y un semisumador, es que el sumador completo admite un valor que represente un acarreo
de entrada. Dado que podemos expresar la suma de dos bits con la operación XOR, podemos expresar la suma de dos bits y un acarreo. El
acarreo de salida será en dos circunstancias:

a) Cuando las dos entradas Ay B sean I.

b) Cuando la suma de las dos entradas sea 1 y el acarreo de entrada también sea 1.

Tipos y número de Circuito Integrado


Listado de circuitos
NO de Función Diagrama Interno
Circuito
74HC42 Decodificador de BCD decimal

74HC85 Circuito integrado que compara dos señales


de entrada y variar la salida en función de
cuál es mayor.

74HC147 Codificador de Decimal a binario.


4
74HC154 Circuito integrado con:

Decodificador de 4 a 16

Demultiplexor de I a 16

74HC185 Circuito integrado que convierte a binario 74184/185

OUTPUTS

74LS47 Decodificador BCD a 7 segmentos, display


de ánodo común.

Numerical

74HC138 Decodificador de 8 salidas (00 a 07) activas


en nivel bajo y 3 líneas de selección (AO,AI,
y A2 con AO la menos significativa y A2 la
más significativa
74HC157 Circuito integrado 2 compuertas, 2- 94HC15î
entradas datos Selectores/MultipIexo r

74LS280 Circuito integrado comparador binario. 74LS280- 74S280- 74F280. •74ALS280. 74HC280
74LS83A Circuito integra de 4-Bit Sumador binario con
rápido acarreo.

74LS139 Circuito integrado Dual 2linea a 4-


Iineas decodificador/ demultiplexor.

74HC151 Multiplexor, 3 entradas, 2 de datos y una de


selección.

03 02 Dl
DO Y W IY
GNO
Entrada de
datos
Salidas
Strob<

74LS184 Circuito integrado TTL convertidor BCD a


Binario.
74LS283 Circuito integrado de 4-Bit Sumador binario Sun 2 Output
con acarreo.
B2 Input

Å2 Input

Sura I Output

Al Input

Bl Input
Input a A3
Carry Input Input
Sum 3 Output
Input Input

4 Output
Carry Output
Ground Sun

Circuito Integrado 74LS47


Diagramas Internos
Al

A2

RBC)

RBI

GND

Vcc

Engineerscarage
Esquemas de conexión
-Alce

También podría gustarte