Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Tabla de verdad
0 0
1
1 1 1
Compuerta OR (O)
Tabla de verdad
1 1
1 1
1 1 1
Símbolo de la compuerta "OR"
Compuerta NOT
a) Consiste en una negación al estado de una variable, invirtiendo el resultado lógico que contenía la variable antes de aplicarle la negación
lógica.
b) Número de entradas: 1.
0
1
Tabla de verdad
Símbolo de la compuerta "NOT"
Compuerta NAND
Tabla de verdad
1 1
1 1
0
1 1
Símbolo de la compuerta "NAND
Compuerta NOR
a) Consiste en una compuerta OR negada.
b) Número de entradas: 2 (ampliable).
Tabla de verdad
0 1
1 0
1 1 0
Símbolo de la compuerta "NOR"
Compuerta OR-Exclusiva
a) Consiste en una compuerta OR- Exclusiva
b) Número de entradas: 2 (ampliable).
Tabla de verdad
1 1
1 1
1 1
Tabla de verdad
B)'
1
0
1
0 0
1
1 1 1
Mapa de Karnaugh
Un mapa de Karnaugh provee una manera alternativa de simplificación de circuitos lógicos. En lugar de usar las técnicas de simplificación con
el álgebra de Boole, tú puedes transferir los valores lógicos desde una función booleana o desde una tabla de verdad a un mapa de Karnaugh.
El agrupamiento de ceros O y unos 1 dentm del mapa te ayuda a visualizar las relaciones lógicas entre las variables y conduce directamente a
una función booleana simplificada. El mapa de Karnaugh es a menudo usado para simplificar los problemas lógicos con 2, 3 0 4 variables. Un
mapa de Karnaugh de 2 variables es trivial pero puede ser usado para introducir el método que necesitas aprender. El mapa para una puerta
OR de dos entradas es como sigue:
Los valores de una variable aparecen sobre la parte superior del mapa, definiendo los valores de la columna, mientras los valores de la otra
variable aparecen a un lado, definiendo los valores de la variable en cada fila.
El mapa de Karnaugh se va completando colocando los unos "I" en la celda apropiada, ayudados por la tabla de verdad. Esta agrupación es
conocida como minitérminos o minterms y como expresión booleana viene a ser una suma de productos. Usualmente no se escriben los ceros
"0" en la tabla, ya que solo se agrupan los unos 1
En el mapa las celdas adyacentes que contienen unos 1 se agrupan de a dos, de a cuatro, o de a ocho. En este caso, hay un grupo horizontal y
otro vertical que puede agruparse de a dos. Se indican los agrupamientos dibujando un circulo alrededor de cada uno "1". El grupo horizontal
corresponde al valor de B = 1, y esta variable no cambia de valor, se mantiene. En esta misma fila, en la celda de la izquierda A = O y en la de
la derecha A = 1, es decir la variable A cambia de valor. En otras palabras el valor de la variable A no afecta al resultado final de la expresión
booleana para estas celdas. Antes de agruparlas, deberías haber escrito la expresión booleana para estas dos celdas como: A' . B + A B
Después de agruparlas esta misma expresión se reduce a: B
De una forma similar, el grupo vertical de dos celdas podría haber sido escrito como:
A.B'+A. B
Desde el mapa, puedes ver que el valor de B no afecta el valor escrito en las celdas para este grupo. En otras palabras, el grupo vertical se
reduce a: A
De esta manera, el mapa de Karnaugh conduce a la expresión final: A + B.
Codificadores
Dispositivo para la conversión de datos o señales empleando un determinado -.código. Normalmente se usa con cuatro propósitos claramente
diferenciados:
1) Eliminar la redundancia o todo aquello que no vaya a ser percibido por el destinatario de la información o bien quede más allá de los
objetivos de calidad de la señal recibida, en cuyo caso se habla de codificador de fuente.
2) Aumentar la redundancia de modo que el decodificador pueda eventualmente detectar y corregir errores que se hayan producido en la
recepción de señales o símbolos, hablándose en este caso de codificador de canal. 3) Para hacer que los datos codificados sean ilegibles salvo
que se conozca el código, mediante encriptadoæs o cifradoæs.
4) Permitir la transmisión de datos sobre un canal con unos determinados recursos y limitaciones, que correspondería en el modelo empleado
en la TMC al transmisorcodificador y que (especialmente en telecomunicaciones) es denominado modulador. Codificador Decimal a BCD
74147
Cuando solo una de las entradas está activa para cada combinación de salida, se le denomina codificador completo. Las salidas codificadas,
generalmente se usan para controlar un conjunto de 2n dispositivos, suponiendo claro está que sólo uno de ellos está activo en cualquier
momento. Sin embargo cuando nos encontremos con que se deben controlar dispositivos que pueden estar activos al mismo tiempo, problema
que se suelen encontrar los sistemas microprocesadores, es preciso usar un dispositivo que nos proporcione a la salida el código del dispositivo
que tenga más alta prioridad.
Decodificadores
Tienen como función detectar la presencia de una determinada combinación de bits en sus entradas y señalar la presencia de este código
mediante un cierto nivel de salida. Un decodificador posee N líneas de entrada para gestiona N bits y en una de las 2N líneas de salida indica la
presencia de una o más combinaciones de n bits. Para cualquier código dado en las entradas solo se activa una de las N posibles salidas.
Cuando se quiere determinar cuando por ejemplo aparece 1001 en las entradas de un circuito digital. Todas las entradas de la puerta AND
están a nivel ALTO ya que dicha puerta produce una salida a nivel ALTO.
Convierte cada código BCE) en uno de los diez posibles dígitos decimales. El método de implementación es el mismo que para un decodificador
4 a 16, pero con la diferencia de que las salidas son solo 10. Obtendremos salidas activas a nivel ALTO y BAJO implementando las funciones
con puertas AND y NAND respectivamente.
Es un circuito combinacional que permite un código BCD en sus entradas y en sus salidas activa un display de 7 segmentos para indicar un
dígito decimal. El display está formado por un conjunto de 7 leds conectados en un punto común en su salida, bien en ánodo común ó ánodo
común. El decodificador requiere de una entrada en código decimal binario BCE) y siete salidas conectadas a cada segmento del display.
Multiplexores
Un multiplexor (MUX) es un circuito combinacional que selecciona una entrada y la transfiere a la salida. La selección de la entrada, o dato, se
realiza según un conjunto de valores de las variables de control. Poseen por tanto, n entradas de selección, para 211 entrada de datos,
proporcionando dos salidas: una para el dato directo y otra para el dato negado.
Demultiplexor
El demultiplexor es un circuito destinado a transmitir una señal binaria a una determinada línea, elegida mediante un seleccionador, de entre las
diversas líneas existentes, es decir, es un circuito que tiene una entrada de datos E y n entradas de selección Y. El circuito puede tener hasta m
salidas donde m es menor o igual a 2N.
Comnarador
Un circuito comparador combinatorio compara dos entradas binarias (A y B de n bits) para indicar la relación de igualdad o desigualdad entre
ellas por medio de "tres banderas lógicas" que corresponden a las relaciones A igual B, A mayor que B y A menor que B. Cada una de estas
banderas se activara solo cuando la relación a la que corresponde sea verdadera, es decir, su salida será 1 y las otras dos pmducirán una salida
igual a cero.
Sumador
Es un circuito lógico que calcula la operación suma. En los computadores modernos se encuentra en Io que se denomina Unidad aritmético
lógica (ALU). Generalmente realizan las operaciones aritméticas en código binario decimal o BCD exceso 3, por regla general los sumadores
emplean el sistema binario. En los casos en los que se esté empleando un complemento a dos para representar números negativos el sumador
se convertirá en un sumador-restador (Adder-subtracter).
Las entradas son A, B, Cin que son la entradas de bits A y B, y Cin es la entrada de acarreo. Por otra parte, la salida es S y Cout es la salida
de acarreo.
Semisumador
Se denomina semisumador a un circuito que admite dos bits como entrada y genera como salida:
b) Cuando la suma de las dos entradas sea 1 y el acarreo de entrada también sea 1.
Decodificador de 4 a 16
Demultiplexor de I a 16
OUTPUTS
Numerical
74LS280 Circuito integrado comparador binario. 74LS280- 74S280- 74F280. •74ALS280. 74HC280
74LS83A Circuito integra de 4-Bit Sumador binario con
rápido acarreo.
03 02 Dl
DO Y W IY
GNO
Entrada de
datos
Salidas
Strob<
Å2 Input
Sura I Output
Al Input
Bl Input
Input a A3
Carry Input Input
Sum 3 Output
Input Input
4 Output
Carry Output
Ground Sun
A2
RBC)
RBI
GND
Vcc
Engineerscarage
Esquemas de conexión
-Alce