Está en la página 1de 9

Código FDE 048

GUÍA DE TRABAJO
Versión 03
Electrónica y Telecomunicaciones
Fecha 2009-06-09

1 IDENTIFICACIÓN

Asignatura Laboratorio de Electrónica Digital Guía No. 1


Área Básicas de la Tecnología Nivel 4
8 (Elect) y 11
Código LDX42 Pensum
(Telecom)
Correquisito(s) DEX-44 Prerrequisito(s) LAX32
Créditos 2 TPS 2 TIS 4 TPT 32 TIT 64
TRABAJO INDEPENDIENTE TRABAJO PRESENCIAL
Trabajo Trabajo Trabajo Trabajo
X
Teórico Práctico Teórico Práctico

1 IDENTIFICACIÓN

CONTENIDO INDICADOR DE
COMPETENCIAS
TEMÁTICO LOGRO
Interpretación de un
plano electrónico con
compuertas lógicas.
Interpreta un plano
Diseña e implementa
esquemático con
circuitos lógicos Comprobación de la
compuertas.
combinacionales y tabla de verdad de un
secuenciales para la circuito lógico.
Comprueba la
resolución de problemas
función lógica de un
empleando metodologías Comprobación de la
circuito.
de diseño digital. técnica de simplificación
de funciones lógicas
mediante leyes de
Boole.

2 RECURSOS REQUERIDOS

EQUIPOS:
o Multímetro
o Protoboard
o Pinzasy pelacables
 MATERIALES:
 Compuertas lógicas:
AND 74LS08
OR 74LS32
NOT 74LS04
XOR 74LS86
NAND 74LS00
NOR 74LS02
 1 Led
Código FDE 048
GUÍA DE TRABAJO
Versión 03
Electrónica y Telecomunicaciones
Fecha 2009-06-09

 1 dipswitch de 4 posiciones.
 4 resistencias de 330Ω
 Cable para alambrar.

3. PROCEDIMIENTO

4.1 BASES TEÓRICAS

Circuitos digitales integrados. Son circuitos integrados (CI) que contienen arreglos de
bloques lógicos que realizan operaciones en formato binario y están gobernados por un
conjunto de reglas lógicas. La arquitectura de construcción de un circuito integrado
digital, define el tipo de familia a la que pertenece, siendo las más representativas laTTL y
la CMOS.
Compuertas lógicas. Son bloques de hardware que se encuentran en los circuitos
digitales integrados, se identifican por un símbolo, una función lógica y una tabla de
verdad. Un conjunto de compuertas lógicas conectadas entre sí conforma un circuito
lógico, y varias de estas se agrupan en un solo circuito integrado.
Toda puerta lógica consta de 1 o más entradas y 1 o 2 salidas (puede darse el caso de
proporcionarse la salida y su negada). En todos los símbolos las entradas se encuentran
a la izquierda y las salidas a la derecha. Por ejemplo, para la familia lógica TTL tenemos
las siguientes referencias.

54/74 (LS) 00 Cuádruple puerta NAND de dos entradas


54/74 (LS) 02 Cuádruple puerta NOR de dos entradas
54/74 (LS) 04 Séxtuple puerta NOT
54/74 (LS) 08 Cuádruple puerta AND de dos entradas
54/74 (LS) 10 Triple puerta NAND de tres entradas
54/74 (LS) 11 Triple puerta AND de tres entradas
54/74 (LS) 20 Doble puerta NAND de cuatro entradas
54/74 (LS) 21 Doble puerta AND de cuatro entradas
54/74 (LS) 27 Triple puerta NOR de tres entradas
54/74 (LS) 30 Puerta NAND de ocho entradas
54/74 (LS) 32 Cuádruple puerta OR de dos entradas.

Las puertas lógicas más frecuentes, baratas, y fáciles de encontrar son las NAND. Debido
a esto se suelen implementar circuitos digitales con el mayor número de dichas puertas,
usando para ello lo que se conoce como lógica NAND.

Hay que mencionar en este punto que los niveles de tensión que se corresponden con los
niveles lógicos 1 y 0 dependen de la familia lógica empleada. De momento basta saber
que la familia TTL se alimenta con +5V, por lo que los niveles de tensión se
corresponderán con +5V para el 1 lógico y 0V para el 0 lógico.

Circuito lógico. La aplicación más directa de las puertas lógicas es la combinación entre
dos o más de ellas para formar circuitos lógicos que responden a funciones lógicas. Una
función lógica hace que una o más salidas tengan un determinado valor para una
combinación lógica en las entradas del circuito. Un circuito lógico se comporta de
Código FDE 048
GUÍA DE TRABAJO
Versión 03
Electrónica y Telecomunicaciones
Fecha 2009-06-09

acuerdo a un conjunto de reglas lógicas y se utiliza para tomar decisiones específicas de


“verdadero” o “falso” frente a un conjunto de múltiples señales de entrada.

Tabla 1. Compuertas lógicas


Compuerta lógica Símbolo Función lógica Tabla de verdad
AND: La compuerta
lógica AND entrega un ENTRADA SALIDA
S
nivel lógico alto “1” si
todas sus entradas son Y=A.B=AB A B Y
“1”. Si al menos una 0 0 0
de sus entradas es “0” 0 1 0
entonces la salida será
1 0 0
“0”.
1 1 1

OR: La compuerta ENTRADAS SALIDA


lógica OR entrega un A B Y
nivel lógico alto “1” si Y=A+B 0 0 0
almenos una de sus
0 1 1
entradas es “1”.
1 0 1
1 1 1

NOT: Es un inversor de ENTRADA SALIDA


niveles lógicos, si la A Y
entrada es un “1” 0 1
entonces la salida es Y=Ā
1 0
“0” y al contrario.
XOR: La compuerta ENTRADAS SALIDA
lógica XOR, conocida A B Y
también como OR 0 0 0
exclusiva, entrega un Y=A + B
0 1 1
nivel lógico alto “1” si el
Y= A B+ A B
número de unos en las 1 0 1
entradas es impar. 1 1 0

NAND:Compuerta ENTRADAS SALIDA


lógica que tiene el A B Y
Y=A.B=AB
comportamiento 0 0 1
opuesto al de la
0 1 1
compuerta AND.
1 0 1
1 1 0
Código FDE 048
GUÍA DE TRABAJO
Versión 03
Electrónica y Telecomunicaciones
Fecha 2009-06-09

NOR: Compuerta ENTRADAS SALIDA


lógica que tiene el A B Y
comportamiento Y=A+B 0 0 1
opuesto al de la
0 1 0
compuerta OR.
1 0 0
1 1 0

XNOR: Compuerta ENTRADAS SALIDA


lógica que tiene el A B Y
comportamiento 0 0 1
opuesto al de la Y=A + B
0 1 0
compuerta XOR.
Y= AB+ A B 1 0 0
1 1 1

Álgebra de Boole.El álgebra de Boole y las leyes de De Morgan son herramientas


matemáticas necesarias para la simplificación de funciones lógicas que permitan la puesta
en funcionamiento de un circuito empleando la menor cantidad de puertas lógicas: NOT,
AND, NAND, OR, NOR, XOR Y XNOR.

Las propiedades del conjunto en el que se han definido las operaciones (+, *, ') son las
siguientes:

PROPIEDAD AXIOMA
OR Idempotencia A+A=A
OR Idempotencia A+A’=1
OR Elemento neutro A+1=1
OR Elemento neutro A+0=A
OR Absorción A+AB=A
OR Absorción A+A’B=A+B
OR Conmutativa A+B = B+A
OR Asociativa (A+B)+C = A+(B+C)
OR Distributiva A+(BC)=(A+B)(A+C)
Código FDE 048
GUÍA DE TRABAJO
Versión 03
Electrónica y Telecomunicaciones
Fecha 2009-06-09

OR De Morgan (A+B+C)’=A’*B’*C’
AND Idempotencia A*A=A
AND Idempotencia A*A’=0
AND Elemento neutro A*1=A
AND Elemento neutro A*0=0
AND Conmutativa A*B = B*A
AND Asociativa (A*B)*C = A*(B*C)
AND Distributiva A(B+C)= AB+AC
AND De Morgan (A*B*C)’=A’+B’+C’
Doble negación (A’)’=A
Complemento de 0 0’=1
Complemento de 1 1’=0

Simplificación de circuitos lógicos.

Ejemplo1. Simplificar la siguiente función lógica:

(B+ D C)¿¿ = (B+ D C)¿¿ ; De Morgan


=(B+ D C) ¿¿ ; Doble negación
=(B+ D C)( A+(B+ B)+C+ D) ; Asociativa
=(B+ D C)( A+1+C + D) ; Propiedad de la OR
=(B+ D C)1 ¿ ¿ ; Propiedad de la
OR
=( B+ D C ) .0 ; Propiedad de la AND
=0 ; Complemento de 0
=1

Ejemplo2. Simplificar la siguiente función lógica:

D+C +B+ D+ A + D = D+C +BD + A+ D ;De Morgan


= D+C +BD + A+ D ; Doble negación
= D+C . BD+ A . D ; De Morgan
= D+C BD + A D ; Doble negación
= D .C BD . A D ; De Morgan
= D .C BD .( A+ D) ; De Morgan
= D .C BD .( A+ D) ; Doble negación
= D .(C+ BD ).( A+ D) ; De Morgan
= ( D C+ DB ) .(A + D) ; Distributiva
= ( D C A + D C ) +(DB A+ DB ) ; Asociativa
= D C+ DB ; Absorción
= D(C +B) ; Distributiva
Código FDE 048
GUÍA DE TRABAJO
Versión 03
Electrónica y Telecomunicaciones
Fecha 2009-06-09

4.2 PREINFORME

4.2.1 Consultar en las diversas bases de datos de la institución, libros específicos en


biblioteca, buscadores internet, etc. Lo siguiente:

a. Nacimiento de la electrónica digital, orígenes, conceptos matemáticos y conceptos


físicos asociados.

b. Qué es un circuito integrado y cómo se construye?

c. Cuáles son las escalas de integración en circuitos?

d. Cada integrado aparte del número de referencia posee algunas letras como
74LS00, 74HS32 etc, qué significan dichas letras?

e. Qué son y qué diferencias existen entre las tecnologías CMOS y TTL?

f. Qué son integrados open collector (OC), totem pole y schmit trigger?

4.2.2 Hallar Y en los siguientes circuitos y simplificar al máximo usando álgebra de Boole
y Leyes de De Morgan.

4.3 PROCEDIMIENTO DE LA PRÁCTICA

Simplificación de circuitos lógicos:

1. Implemente el circuito lógico con compuertas de la siguiente expresión, luego


simplifique la expresión lógica e implemente nuevamente el circuito resultante.
Compare el funcionamiento de los dos circuitos.
Presente en el informe la simplificación, las tablas de verdad de los dos casos y
los circuitos lógicos,

Y = A’BC’ + AB’C + ABC

Diseño de circuitos lógicos combi nacionales (Decodificador)

2. Código Gray: Código binario reflejado o código Gray, nombrado así en honor del
investigador Frank Gray, es un sistema de numeración binario en el que dos
valores sucesivos difieren solamente en uno de sus dígitos. El código Gray fue
diseñado originalmente para prevenir señales espurias de los switches
electromecánicos. Actualmente es usado para facilitar la corrección de errores en
los sistemas de comunicaciones, tales como algunos sistemas de televisión por
cable, modulación digital y la televisión digital terrestre. La equivalencia entre el
sistema binario y el código gray, para 3 bits, es la siguiente:
Código FDE 048
GUÍA DE TRABAJO
Versión 03
Electrónica y Telecomunicaciones
Fecha 2009-06-09

Decimal Binario Gray

0 000 000
1 001 001
2 010 011
3 011 010
4 100 110
5 101 111
6 110 101
7 111 100

Diseñar un circuito que permita realizar esta conversión de binario a código gray,
simplifique utilizando mapas de karnaugh o leyes Booleanas.

3. En una empresa hay cuatro socios: Patricia, Juan, Pedro y María, estos tienen 45%, 30%,
15% y 10% de las acciones de la empresa, respectivamente. Diseñar una máquina de
escritorio sabiendo que cada miembro tiene un porcentaje de voto igual a su número de
acciones y que para aprobar una moción los votos afirmativos deben superar el 50%. Por
otro lado, se pide indicar si para la moción en cuestión, votaron dos o más de los socios.
Diseñar el circuito , simplifique utilizando mapas de karnaugh o leyes Booleanas.

5 PARÁMETROS PARA ELABORACIÓN DEL INFORME

5.1 ANÁLISIS DE RESULTADOS


a. Explique el comportamiento de cada uno de los circuitos y justifique la utilización
o no de alguna técnica de simplificación o selección de mintérminos o
maxtérminos en el diseño de los circuitos.
b. Muestre los circuitos simulados en el informe.

5.2 CUESTIONARIO
Responda las siguientes preguntas y justifique cada una de ellas.
a. ¿Qué precauciones deben tenerse en cuenta a la hora de conectar en un
mismo circuito, integrados de tecnología TTL y de tecnología CMOS?

b. Mencione algunas recomendaciones importantes a la hora de implementar


circuitos electrónicos digitales.
c) ¿En qué consiste la lógica NOR?,

a. Anexe el trabajo realizado en el análisis de resultados.


b. Resuelva el cuestionario.
c. Conclusiones y recomendaciones
d. El informe lo pueden presentar en el formato queque deseen.
Código FDE 048
GUÍA DE TRABAJO
Versión 03
Electrónica y Telecomunicaciones
Fecha 2009-06-09

e. Se entrega impreso en papel tamaño carta, por ambas caras de la hoja, una
semana después de realizada la práctica.

6 BIBLIOGRAFÍA
 Circuitos Digitales y Microprocesadores, Herbert Taub, Mc. Graw Hill.
 Designing with TTL integrated circuits, Texas instruments.
 Digital Design with standard MSI/LSL. Blakeslee, Tomas R. Wiley-
interscience.
 Diseño digital. Morris Mano. Editorial Pearson.
 Diseño digital, principios y prácticas. John Wakerly. Pearson, Prentice Hall.
 Digital computer Electronics, Albert P. Malvino, McGraw Hill.
 Electronic Switching theory and circuits, Beuscher Budlong,
HavertyWaldbaum, VanNostrand Reinhold.
 Fundamentos de sistemas digitales, Thomas L. Floyd. Prentice Hall.
 Introduction to digitals techniques, Dan L. Porat, Arpad barna Wiley.
 Introduction to switching logic, C.L. Sheng, Intex educational publishers.
 Practical programmable circuits, James D. Broesh, AP. Academic.
 Sistemas Digitales Principios y aplicaciones. Ronald I. Tocci. Prentice Hall
 Teoría de conmutación y diseño lógico, Frederick J. Hill, Gerald R.
Peterson, Limusa.
 Univirtual. Curso interactivo de electrónica digital I. Universidad Nacional
de Colombia. Curso virtual disponible en:
[http://www.virtual.unal.edu.co/cursos/ingenieria/2000477/index.html].
 VHDL. Analysis and modelling of digital systems, Navaby, McGraw Hill
 VHDL Lenguaje estándar de diseño electrónico, LluisTerres-Yogo Torroja-
S.OlCOZ, Mc Graw Hill].
NOTA: Este laboratorio se realiza en parejas y se debe de llevar físicamente
montado en la board el día 4 de Octubre para ser evaluado, el montaje es la
primera parte de simplificación de circuitos lógicos numeral 4.3 -1.
Y = A’BC’ + AB’C + ABC

El informe de esta primera parte se entrega máximo a los 8 días de la práctica, es


decir el 11 de octubre.
Código FDE 048
GUÍA DE TRABAJO
Versión 03
Electrónica y Telecomunicaciones
Fecha 2009-06-09

También podría gustarte