Está en la página 1de 4

“UNIVERSIDAD NACIONAL SANTIAGO ANTÚNEZ DE MAYOLO”

FACULTAD DE CIENCIAS

ESCUELA PROFESIONAL DE INGENIERÍA DE SISTEMAS E INFORMÁTICA

ASIGNATURA: LABORATORIO DE ELECTRÓNICA DIGITAL

TEMA: CIRCUITOS SECUENCIALES

DOCENTE: ING. JAIME YLIAM MINAYA GONZALES

AUTOR: ESPADA CRISTOBAL, OLIVER STALIN

HUARAZ-PERÚ 2022
¿De dónde se obtienen la tabla de estados de cada uno de los cuatro Flip-Flop?
1. Flip flop tipo JK (Jump Keep):
• Cuando J=1 y K=1, al ir la entrada de la terminal de reloj C (clock) de 1 a 0
nada ocurre y el flip-flop J-K retiene el estado que poseía anteriormente.
• Cuando J=1 y K=0, al ir la entrada C de 1 a 0 el flip-flop J-K tomará el estado
Q=1 independientemente del estado en el que se encontraba anteriormente.
• Cuando J=0 y K=1, al ir la entrada C de 1 a 0 el flip-flop J-K tomará el
estado Q=0 independientemente del estado en el que se encontraba
anteriormente.
• Cuando J=0 y K=0, al ir la entrada C de 1 a 0 el flip-flop J-K tomará un estado
opuesto a aquél en el cual se encontraba anteriormente. Esto quiere decir que
si antes de la transición en la terminal C de 1 a 0 el flip-flop J-K se encontraba
en el estado Q=1, entonces tomará el estado Q=0 después de la transición.
Asimismo, si se encontraba en el estado Q=0 antes de la transición, entonces
tomará el estado Q=1 después de la transición.

2. Flip Flop tipo "D" (Datos, Data):


• El flip-flop D es tan útil y tan versátil que se puede adquirir en pares dentro de
un circuito integrado de bajo costo como el 4013.
• Aunque menos versátil que el flip-flop J-K, requiere de mucho menos
conexiones que el flip-flop J-K en una infinidad de circuitos, o sea, ofrece
menos problemas de alambrado en la construcción de circuitos lógicos.
• Un flip flop tipo D resulta muy útil cuando se necesita almacenar un único bit
de datos (1 a 0). Si se añade un inversor a un flip flop SR obtenemos un flip
flop tipo D básico.
• A diferencia de los flip flops SR y JK, el tipo D solo tiene una entrada
síncrona de control, D. La salida Q va hacia el mismo estado que se encuentra
la entrada D en cada flanco de subida de reloj.

3. Flip-Flop tipo RS:


• Dependiendo de los elementos usados para construir el flip-flop R-S, éste
tendrá una combinación de valores S y R con la cual mientras haya suministro
de energía retendrá por tiempo indefinido la información que le fue colocada
anteriormente.
• Desgraciadamente, tendrá también otra combinación de valores que lo
colocarán en un estado no-definido en el cual las salidas Q y Q' dejarán de ser
complementarias. Esta combinación de valores debe evitarse a toda costa.
• Este elemento, como todos los demás bloques fundamentales en los circuitos
lógicos, se puede construir empleando funciones lógicas básicas. En general,
el flip-flop R-S se construye empleando ya sea funciones NAND o funciones
NOR.
• Una forma de analizar el comportamiento "interno" del flip-flop R-S cuando
es construido a partir de funciones lógicas básicas es considerar para cada
combinación de unos y ceros a la entrada todas las combinaciones posibles de
unos y ceros a la salida, eliminando sistemáticamente las combinaciones de
unos y ceros que no sean compatibles.
4. Flip-Flop tipo T (toggle):
• El flip flop T cambia de estado (toggle), cada vez que la entrada de reloj se
dispara.
• Si el reloj se pasa de (0) a (1), el valor que almacena el flip flop permanece
igual.
• Si el valor del bit ‘T’ es (1) el valor de la salida cambia, al (0).
• Un flip flop T se puede construir a partir de un flip flop JK, conectando
ambos pines juntos.

También podría gustarte