Está en la página 1de 10

LABORATORIO # 3

Johan Sebastian Villamizar Ortega


José Miguel Pardo Diaz
Anderson Galán Rodríguez

Resumen
En este laboratorio se analiza las tablas de verdad para los circuitos lógicos realizados en la
práctica, se tendrá en cuenta las compuertas lógicas NOR, XOR, NAND las cuales se
trabajaron en la práctica, estas compuertas lógicas tendrán tres entradas. Se realiza el
debido circuito lógico y su tabla de verdad para encontrar las relaciones y conclusiones
que esta tiene con su parte teórica.

Objetivos
• Comprobación de la tabla de verdad para las compuertas lógicas NOR, XOR, NAND.
• Estudio de compuertas lógicas TTL, 7402, 7486, 7400.

Introducción
Las compuertas lógicas son dispositivos que operan con estados lógicos y funcionan igual
que una calculadora, de un lado ingresan los datos, esta realiza una operación y
finalmente muestra el resultado.

Existen diferentes tipos de compuertas y algunas de estas son más complejas, con la
posibilidad de ser simuladas por compuertas más sencillas. Todas estas tienen tablas de
verdad que explican los comportamientos en los resultados que otorga, trabajan en dos
estados, “1” o “0”, los cuales pueden asignarse a la lógica positiva o lógica negativa.

• La lógica positiva es aquella que con una señal en alto se acciona, representando
un 1 binario y con una señal en bajo se desactiva. representado un 0 binario.

• La lógica negativa proporciona los resultados inversamente, una señal en alto se


representa con un 0 binario y una señal en bajo se representa con un 1 binario.

NOR La compuerta NOR es un útil elemento lógico porque también se puede emplear
como una compuerta universal; se pueden usar en combinación para implementar las
operaciones AND, OR y del inversor.
El termino NOR es una contracción de OR-NOT e implica una función OR con la salida
invertida.
La compuerta NOR genera una salida a nivel bajo cuando cualquiera de sus entradas está
a nivel alto. Solo cuando todas sus entradas estén a nivel bajo, la salida se pondrá a nivel
alto.
Información de la compuerta lógica NOR:

Imagen 1: Esquema compuerta NOR

Min Max Unit


VCC 4.75 5.25 V
VIH 2.0 - V
VIL - 0.8 V
VOH 2.7 - V
VOL - 0.4 V
IOH - -0.4 mA
IOL - 8.0 mA
IIH - 20 μA
IIL - -0.4 mA
tPLH 13 18 ns
tPHL 10 15 ns
Tabla 1: Valores de la compuerta NOR. V = 5[v], T = 25[°C]

XOR La salida de una puerta OR- exclusiva (XOR) se pone a nivel alto solo cuando las dos
entradas están a niveles lógicos opuestos.

Información de la compuerta lógica XOR:


Imagen 2: Esquema compuerta XOR

Min Max Unit


VCC 4.75 5.25 V
VIH 2.0 - V
VIL - 0.8 V
VOH 2.7 - V
VOL - 0.4 V
IOH - -0.4 mA
IOL - 8.0 mA
IIH - 40 μA
IIL - -0.8 mA
tPLH 23 30 ns
tPHL 17 22 ns
Tabla 2: Valores de la compuerta XOR. V = 5[v], T = 25[°C]

NAND La compuerta NAND es un elemento lógico popular, debido a que se puede utilizar
como una puerta universal, es decir, las puertas NAND se pueden combinar para
implementar las operaciones de las compuertas AND, OR y NOT.

El termino NAND es una contracción de AND-NOT e implica una función AND con la salida
complementada.
La compuerta NAND genera una salida a nivel bajo solo cuando todas las entradas están a
nivel alto cuando cualquiera de las entradas está a nivel bajo la salida se pondrá a nivel
alto.
Información de la compuerta lógica NAND:
Imagen 3: Esquema compuerta NAND

Min Max Unit


VCC 4.75 5.25 V
VIH 2.0 - V
VIL - 0.8 V
VOH 2.7 - V
VOL - 0.4 V
IOH - -0.4 mA
IOL - 8.0 mA
IIH - 20 μA
IIL - -0.4 mA
tPLH - 15 ns
tPHL - 15 ns
Tabla 3: Valores de la compuerta NAND. V = 5[v], T = 25[°C]

Circuitos integrados digitales como consecuencia de las diferentes técnicas de fabricación


de los circuitos integrados, podemos encontrarnos con diversas familias lógicas, que se
clasifican en función de los transistores con los que están construidas.
Así, cuando se utilizan transistores bipolares se obtiene la familia denominada TTL, y si se
utilizan transistores unipolares se obtiene la familia CMOS.

Familia lógica TTL Las siglas TTL significan lógica transistor-transistor. Esta familia
comprende varias series, una de las cuales es la 74, y cuyas características son:
• Tensión comprendida entre 4.5 y 5.5 [V]
• Temperatura entre 0 y 70 °C
• VIH mín. = 2.0 [V] VIL máx. = 0.8 [V] VOH mín. = 2.4 [V] VOL máx. = 0.4 [V]
• Tiempo de propagación medio: 10 [ns]
Desarrollo
Circuito 1
La primera compuerta que se va a trabajar es la NOR, a continuación, se presenta la
imagen del circuito lógico desarrollado en el laboratorio.

Imagen 4: Circuito lógico, compuerta NOR

La compuerta lógica NOR mostrada en la imagen1, tiene tres entradas (A, B, C) y una
salida (F) se hizo una tabla variando los niveles de las entradas y mirando que sucede con
la salida, la tabla resultante fue la siguiente.

A B C F
NB NB NB NA
NB NB NA NB
NB NA NB NB
NB NA NA NB
NA NB NB NB
NA NB NA NB
NA NA NB NB
NA NA NA NB
Tabla 4: niveles lógicos de la compuerta NOR.

De acuerdo a la teoría se pasará la anterior tabla a la lógica positiva, la cual se presenta en


la siguiente tabla.
A B C F
0 0 0 1
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 0
Tabla 5: Lógica positiva de la compuerta NOR.

De acuerdo a la teoría, la tabla anterior tiene la forma de la tabla de verdad del NOR, la
que dice que, si sus entradas están en estado 0 su salida estará en 1, pero si alguna de sus
entradas pasa a un estado 1 sin importar en qué posición, su salida será un estado 0.

Ahora se analizará como es la lógica negativa del NOR.

A B C F
1 1 1 0
1 1 0 1
1 0 1 1
1 0 0 1
0 1 1 1
0 1 0 1
0 0 1 1
0 0 0 1
Tabla 6: Lógica negativa de la compuerta NOR.

De acuerdo con la tabla anterior, y buscando en la teoría, la tabla muestra un


comportamiento de una función NAND

Circuito 2
Ahora se procede a analizar la compuerta lógica XOR. El circuito que se desarrollo fue el
siguiente.
Imagen 5: Circuito lógico, compuerta XOR

En este circuito, la compuerta también tiene tres entradas (A, B, C) y una salida (F). Ahora
se procede a realizar la tabla de niveles lógicos.

A B C F
NB NB NB NB
NB NB NA NA
NB NA NB NA
NB NA NA NB
NA NB NB NA
NA NB NA NB
NA NA NB NB
NA NA NA NA
Tabla 7: Niveles lógicos de la compuerta XOR.

Con la tabla de niveles lógicos, se procede a realizar la tabla de lógica positiva.


A B C F
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 0
1 0 0 1
1 0 1 0
1 1 0 0
1 1 1 1
Tabla 8: Lógica positiva de la compuerta XOR.

La anterior tabla muestra un comportamiento similar a la función XOR, la cual en la teoría


dice que, F toma el valor de uno solamente cuando una de las entradas está en uno.

Ahora se analizará como es la lógica negativa del XOR.

A B C F
1 1 1 1
1 1 0 0
1 0 1 0
1 0 0 1
0 1 1 0
0 1 0 1
0 0 1 1
0 0 0 0
Tabla 9: Lógica negativa de la compuerta XOR.

La anterior tabla muestra un comportamiento de una función IMPAR, cuando un numero


impar de entradas esta en 1, la salida es 1. Igual que la función XOR que también cumple
un comportamiento impar.

Circuito 3
Ahora se procede a analizar la compuerta lógica NAND. El circuito que se desarrollo fue el
siguiente.
Imagen 6: Circuito lógico, compuerta NAND

En este circuito, la compuerta también tiene tres entradas (A, B, C) y una salida (F). Ahora
se procede a realizar la tabla de niveles lógicos.

A B C F
NB NB NB NA
NB NB NA NA
NB NA NB NA
NB NA NA NA
NA NB NB NA
NA NB NA NA
NA NA NB NA
NA NA NA NB
Tabla 10: Niveles lógicos de la compuerta NAND.

Con la tabla de niveles lógicos, se procede a realizar la tabla de lógica positiva.


A B C F
0 0 0 1
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 0
Tabla 11: Lógica positiva de la compuerta NAND.
Se puede observar que la anterior tabla muestra un comportamiento de una función
NAND, eso se verifica con la teoría que dice que, Solamente si todas sus entradas están en
1, su salida será 0.

Ahora se analizará como es la lógica negativa del NAND.


A B C F
1 1 1 0
1 1 0 0
1 0 1 0
1 0 0 0
0 1 1 0
0 1 0 0
0 0 1 0
0 0 0 1
Tabla 12: Lógica negativa de la compuerta NAND.

La anterior tabla muestra un comportamiento similar a la lógica positiva NOR (tabla 2)


Esto lleva a la conclusión que la lógica negativa del NAND es equivalente a la lógica
positiva del NOR.

Conclusiones
• Se obtuvo una visión más clara sobre el comportamiento de cada una de las
compuertas y su aplicación con las tablas de verdad
• Se demostró que la lógica negativa se desarrolla una tabla de verdad diferente a la
positiva, a excepción de la XOR.
• Se comprendió mejor el concepto de un transistor el cual amplia una señal y se
puede ver como niveles altos o niveles bajos.

Bibliografía

(N.d.). Com.Ar. Retrieved July 8, 2022, from


http://www.profmatiasgarcia.com.ar/uploads/tutoriales/TD_Apunte2.pdf

Cetina, J. (2019, July 1). Compuertas Lógicas. Blog Logicbus; Logicbus Blog.
https://www.logicbus.com.mx/blog/compuertas-logicas/

MV Electronica. (n.d.). MV Electronica. Retrieved July 16, 2022, from


https://mvelectronica.com

También podría gustarte