Está en la página 1de 4

SISTEMAS DIGITALES.

5. DISEÑO DE SISTEMAS DIGITALES.

5.3 Características de secuenciadores.

Los sistemas digitales que introducen la dependencia temporal son conocidos como sistemas
secuenciales.

Esta definición implica una serie de características inherentes a estos sistemas.

Entre éstas podemos destacar las siguientes:

• Poseen uno o más caminos de retroalimentación, es decir, una o más señales internas o de
salida se vuelven a introducir como señales de entradas. Gracias a esta característica se
garantiza la dependencia de la operación con la secuencia anterior.

• Como es lógico, existe una dependencia explícita del tiempo. Esta dependencia se produce
en los lazos de retroalimentación antes mencionados. En estos lazos es necesario distinguir
entre las salidas y las entradas retroalimentadas. Esta distinción se traducirá en un retraso de
ambas señales (en el caso más ideal).

Algunas de las características de la lógica secuencial son los componentes secuenciales. Estos
componentes contienen elementos de memoria. Los valores de sus salidas dependen de los
valores en sus entradas y de los valores almacenados en los elementos de memoria, los cuales
definen el estado del circuito secuencial.

Los componentes secuenciales se dividen en:

• Asíncronos: Su salida y su estado se puede alterar en cuanto cambien los valores de sus
entradas.

• Síncronos: Su salida y su estado se alteran, si acaso, sólo en determinados instantes


definidos a partir de una señal de reloj.

Elementos de memoria asíncronos.

En un elemento de memoria asíncrono, sus estados dependen solamente de las entradas y no


existe señal de control maestra de temporización. Este circuito es conocido como el candado
SR, donde S significa puesta (set) y R significa borrado (reset). De tal forma, que cuando se
activa S, la salida es forzada a 1 lógico y cuando R se activa, la salida es forzada a 0 lógico.
Observemos la figura 1. , donde las señales S y R son activadas en bajo, es decir, con nivel
lógico cero.
SISTEMAS DIGITALES.
5. DISEÑO DE SISTEMAS DIGITALES.

Figura 1. Señales S y R son activadas en bajo.

Como se observa en la tabla, cuando las entradas SR sean iguales a 01, el próximo estado (Qn)
del candado será igual a 1; cuando las entradas sean 10, el próximo estado será igual a 0;
cuando las entradas sean iguales a 11, el próximo estado será igual al estado presente (Qp),
es decir, conserva o memoriza el estado actual; la condición de las entradas en 00 es un estado
no permitido en la operación normal del candado. A la salida se encuentran disponibles los
estados en forma normal y complementaria de manera simultanea en el candado SR. Los
posibles estados para un elemento de memoria son dos: 0 y 1, para dos elementos de
memoria se tienen cuatro estados y así sucesivamente.

Elementos de memoria síncronos.

Para añadir una señal de sincronía al candado SR es necesario agregar un par de compuertas,
como se muestra en la siguiente figura. Cuando la señal LD del circuito de la figura es igual a
0, la entrada al candado es 00 lo cual hace que conserve el estado anterior,
independientemente de los valores de S y R. cuando LD es 1 lógico, entonces se permite el
paso de las señales S y R al candado el cual opera de manera normal. En la figura 2. se muestra
el funcionamiento de este circuito.

Figura 2.Señales S y R operando de manera normal.

Además del candado SR, también existen otros tipos de candados cuyo funcionamiento es
diferente y tiene aplicación en diversos problemas. Los candados más populares son los tipos:
T, JK y D.

El candado tipo D tiene una estructura y operación característica como la que se muestra en
la Figura 3.
SISTEMAS DIGITALES.
5. DISEÑO DE SISTEMAS DIGITALES.

Figura 3.Estructura y operación del candado tipo D.

En la Figura 4. , se muestra la estructura del candado JK y su operación esta descrito en la


tabla.

Figura 4. Candado JK y su operación.

En la figura 5. , se muestra la estructura del candado tipo T y su operación esta descrito en la


tabla.

Figura 5. Candado tipo T y su operación.

El hecho de que las entradas en un candado sincronizado pueda afectar el funcionamiento del
mismo, mientras la señal de sincronía esté activa, puede ocasionar problemas en circuitos con
retroalimentación, produciendo estados transitorios o no deseados. Para evitar esto se utiliza
la técnica denominada flanco o borde de disparo.

La sincronización por borde de disparo permite que las entradas se encuentren activas
solamente mientras dura la transición de la señal de sincronía de un estado al otro. Se dice
que la sincronización es de borde de disparo positivo cuando la transición activa se produce
SISTEMAS DIGITALES.
5. DISEÑO DE SISTEMAS DIGITALES.

en el cambio de 0 a 1 lógico, y se denomina borde de disparo negativo cuando la transición


activa se produce de 1 a 0 lógico.

Para lograr obtener un circuito que sea activado por borde se necesita añadir varias
compuertas extras. En la figura 6. , se encuentra la estructura que permite el disparo por
borde positivo al candado D y en la tabla se encuentra la operación característica de este
circuito. Los circuitos secuenciales activos al borde reciben la denominación de flipflop.

Figura 6. Estructura que permite el disparo por borde positivo al candado D.

Referencias:

 Flores, H.A. Sistemas digitales. Principios, análisis y diseño. Ediciones de la U. 2014.


Primera edición.
 (Floyd., 2006). Fundamentos de Sistemas Digitales. Pearson. Novena edición.
 Arguello, D. (s.f.). Técnicas Digitales - Sistemas Secuenciales.
 Oliva, C. B. (s.f.). Problemas de Circuitos y Sistemas Digitales. México: McGraw-Hill.
 Rodríguez, N. E. (s.f.). Construcción de máquinas de estados usando memorias.

También podría gustarte