Está en la página 1de 29

INTEGRANTES:

Edwin Mauricio Salazar Código 21800453


Helmer Alberto Zúñiga Código 21800562
Bryan Asprilla Rodriguez Código 21800578
Cristian Manuel Castro Código 11900252
Hector Gonzalez

Asignatura: Arquitectura de Hardware


Ingeniería en Sistemas
Universidad del Pacifico
Buenaventura

1) Para la siguiente función lógica obtener:

a. Obtener mediante operaciones lógicas las formas canónicas en Suma de Productos


b. Elaborar la tabla de verdad del circuito
c. Hacer el mapa de Karnaugh
d. Obtener a partir del mapa de Karnaugh la ecuación simplificada en suma de
productos
e. Dibujar las representaciones en puertas lógicas del circuito correspondiente a la
suma de productos, y obtenidas del mapa de Karnaugh

SOLUCION

a. ((A+A’(BC’)’)’+BC)’(CD)’
((A+A’(BC’)’)’(B’+C’) (CD)’ LEY DE DEMORGAN
(A+A’(BC’)’(B’+C’) (CD)’ DOBLE NEGACIÓN
(A+A’(BC’)’(B’+C’) (C’+D’) LEY DE DEMORGAN
(A+A’(B’+C’’) (B’+C’) (C’+D’) LEY DE DEMORGAN
(A+A’(B’+C) (B’+C’) (C’+D’) DOBLE NEGACIÓN
(A+B’+C) (B’+C’) (C’+D’) LEY DE ABSORCIÓN
A(B’+C’) (C’+D’) +B’(B’+C’) (C’D’) +C(B’+C’) (C’+D’) LEY DE DISTRIBUCIÓN
AB’C’+AB’D’+AC’(C’+D’) +B’(B’+C’)(C’D’)+C(B’+C’)(C’+D’) LEY DE DISTRIBUCIÓN
AB’C’+AB’D’+AC’C’+ AC’D’+B’(B’+C’) (C’D’) +C(B’+C’) (C’+D’) LEY DE DISTRIBUCIÓN
AB’C’+AB’D’+AC’C’+ AC’D’+B’(B’+C’) (C’D’) +C(B’+C’) (C’+D’) C’C’=C
AB’C’+AB’D’+AC’+ AC’D’+B’(B’+C’)(C’D’)+C(B’+C’)(C’+D’) LEY DE ABSORCIÓN
AB’D’+AC’+ AC’D’+B’(B’+C’) (C’D’) +C(B’+C’) (C’+D’) LEY DE ABSORCIÓN
AB’D’+AC’+ B’(B’+C’)(C’D’)+C(B’+C’)(C’+D’) LEY DE DISTRIBUCIÓN
AB’D’+AC’+ B’B’(C’+D’) + B’C’(C’+D’) +C(B’+C’)(C’+D’) LEY DE IGUALDAD
AB’D’+AC’+ B’(C’+D’)+B’C’(C’+D’)+C(B’+C’)(C’+D’)
AB’D’+AC’+ B’(C’+D’) +B’C’(C’+D’) +C(B’+C’) (C’+D’) LEY DE ABSORCIÓN
AB’D’+AC’+ B’(C’+D’) +C(B’+C’) (C’+D’) LEY DE DISTRIBUCIÓN
AB’D’+AC’+ B’C’+B’D’+C(B’+C’) (C’+D’) LEY DE ABSORCIÓN
AC’+ B’C’+B’D’+C(B’+C’) (C’+D’) LEY DE DISTRIBUCIÓN
AC’+ B’C’+B’D’+B’C(C’+D’) +CC’(C’+D’) LEY DE COMPLEMENTO
AC’+ B’C’+B’D’+B’C(C’+D’) LEY DE DISTRIBUCIÓN
AC’+ B’D’+B’((C’+D’) C+C’) LEY DE ABSORCIÓN
AC’+ B’D’+B’(C’+D’+C’) C’+C’=C’
AC’+ B’D’+B’(C’+D’) LEY DISTRIBUTIVA
AC’+ B’D’+B’C’+B’D’ IGUALDAD
AC’+ B’D’+B’C’

b. Elaborar la tabla de verdad del circuito:

AC’+ B’D’+B’C’

(AC’(B+B’) = ABC’(D+D’) +AB’C’(D+D’)) = (ABC’D) + (ABC’D’) + (AB’C’D) + (AB’C’D’)

B’D’(A+A’) = AB’D’(C+C’) + A’B’D’(C+C’) = (AB`CD’) + (AB’C’D’) + (A’B’CD’) + (A’B’C’D’)

B’C’(A+A’) = AB’C’(D+D’) + A’B’C’(D+D’) = (AB’C’D) + (AB’C’D’) + (A’B’C’D) + (A’B’C’D’)

(ABC’D) + (ABC’D’) + (AB’C’D) + (AB’C’D’) + (AB’CD’) + (AB’C’D’) + (A’B’CD’) + (A’B’C’D’) +


(AB’C’D) + (AB’C’D’) + (A’B’C’D) + (A’B’C’D’)
c.

d. (AC’) + (B’C’) + (B’D’)

e.

2) Diseñe un circuito digital de control, que compare a la entrada dos palabras binarias de 2
bits (ab y cd), de manera que cuando la combinación binaria formada por los bits ab, sea
mayor que la combinación binaria formada por los bits cd, la salida sea 1.

a) Calcule la función lógica de salida.

b) Simplifique la función lógica mediante el método de Karnaugh.

c) Implemente el circuito con puertas lógicas universales NAND

a)
FUNCION CANONICA
S = A'BC'D' + AB'C'D' + AB'C'D + ABC'D' + ABC'D + ABCD'

b)

SIMPLIFICACION UTILIZANDO EL METODO DE KARNAUGH

S = AB'C' + B'C'D + BC'D' + A'B'CD'


c)
2) Diseñe un circuito digital de control, que compare a la entrada dos palabras binarias de
2 bits (ab y cd), de manera que cuando la combinación binaria formada por los bits ab,
sea mayor que la combinación binaria formada por los bits cd, la salida sea 1.

a. Calcule la función lógica de salida.


b. Simplifique la función lógica mediante el método de Karnaugh.
c. Implemente el circuito con puertas lógicas universales NAND.

SOLUCION

a.

FUNCION CANONICA
S = (A'BC'D') + (AB'C'D') + (AB'C'D) + (ABC'D') + (ABC'D) + (ABCD')

b. SIMPLIFICACION UTILIZANDO EL METODO DE KARNAUGH

S=

S = BC'D' + AC' + ABD'

c. CIRCUITO CON PUERTAS LOGICAS UNIVERSALES NAND


3) Un sistema de control admite una combinación de entrada de 4 bits (a, b, c y d). A la
salida, el circuito combinacional debe detectar cuando están activos los pesos 20 o 22
de la combinación digital de entrada.

a. Calcule la función lógica de salida.


b. Simplifique la función lógica mediante el método de Karnaugh.
c. Implemente el circuito con puertas lógicas universales NAND.

SOLUCION

a.

FUNCION CANONICA

S = (a’b’c’d) + (a’b’cd) + (a’bc’d’) + (a’bc’d) + (a’bcd’) + (a’bcd) + (ab’c’d) + (ab’cd) +


abc’d’) + (abc´d) + (abcd’) + (abcd)

b. SIMPLIFICACION UTILIZANDO EL METODO DE KARNAUGH


S=B+D

c. Circuito con puertas lógicas universales NAND


4) Se desea diseñar el circuito de control de la señal de alarma de evacuación de una
planta industrial de montaje. Para ello se dispone de tres sensores: un sensor de
incendio (A), un sensor de humedad (B) y un sensor de presión (C). Los materiales con
los que se trabaja en la planta de montaje son inflamables y solo toleran unos niveles
máximos de presión y humedad de forma conjunta. La señal de alarma se debe activar
cuando exista riesgo de incendio o cuando se superen conjuntamente los niveles
máximos de presión y humedad.

a. Obtenga la tabla de verdad y la función lógica.


b. Simplifique la función obtenida utilizando el mapa de Karnaugh.
c. Implemente la función simplificada con puertas lógicas universales NAND de dos
entradas.

SOLUCION
a.

FUNCION CANONICA

S = A'BC+AB'C'+AB'C+ABC'+ABC

b.

S = A + BC

c.
5) Simplifique, mediante un diagrama de Karnaugh, la función booleana
a. Implemente la función simplificada
b. Sólo con puertas NAND de dos entradas

SOLUCION
a.

F = (ab) + (ac) + (a`b`c) + (ab`)

ab(c+c`) = (abc) + (abc`)

ac(b+b`) = (abc) + (ab`c)

ab`(c+c`) = (ab`c) + (ab`c`)

= (abc) + (abc`) + (abc) + (ab`c) + (a`b`c) + (ab`c) + (ab`c`)

s= (abc) + (abc`) + (ab`c) + (a`b`c) + (ab`c`)

S = A + B’C
b.

También podría gustarte