Está en la página 1de 7

Práctica 2 – Funcionamiento de las compuertas lógicas y

comprobación de sus tablas de verdad


Augusto O. Rodas
Facultad de Ingeniería, Universidad de Cuenca

Resumen- El funcionamiento de las compuertas lógicas en la Tablas de verdad. – Es parte de un análisis preestablecido
práctica es el equivalente a las aplicaciones vistas en estados lógicos según cada compuerta lógica analiza el estado lógico de cada
y tablas de verdad para ello se trabajará con las compuertas NOT componente y su valor lógico en código binario.
(74LS04), AND (74LS08) y OR (74LS32).
Palabras clave. –Compuerta lógica, Not, And, Or, tablas de verdad. Compuerta NOT. – Considerado como un inversor,
conceptualmente niega o invierta el estado lógico que se aplica
I. INTRODUCCIÓN a su entrada. Adicionalmente en esta práctica se trabajar con el
La utilidad de los estados lógicos se traduce a las tablas de integrado 74ls04.
verdad para poder ejecutar una serie de comandos mediante el
uso de compuertas lógicas, permitiendo realizar operaciones Compuerta AND. – En analogía con las operaciones básicas de
básicas en las prácticas. la aritmética esta compuerta realiza la operación de multiplicar
El uso de compuerta lógicas se ha popularizado debido al las señales en este caso estados lógicos. Adicionalmente en esta
concepto de circuitos integrados que hoy en día pueden agrupar práctica se utilizará el integrado 74ls08.
en un solo integrado al menos 4 compuertas lógicas reduciendo
el número de componentes en el circuito. Compuerta OR. - Este elemento realizara la suma de señales en
estado lógico. Adicionalmente en esta práctica se utilizará el
II. OBJETIVOS integrado 74ls32.
1. Objetivo General IV. MATERIALES
Conocer la utilidad de los circuitos integrados que contienen
• 1 Dip switch de 4 interruptores
las compuertas lógicas NOT, AND, OR y sus aplicaciones por
• 2 resistencias de ¼ W de: 220Ω,330Ω, 470Ω, 1KΩ,
medio de las tablas de verdad.
10KΩ, 100KΩ, 1MΩ.
2. Objetivos específicos • 1 compuerta AND TTL: 74ls08
- Determinar los valores de resistencias pull-up y pull- • 1compuerta OR TTL: 74ls32
down utilizadas con dip switch o pulsantes, para la • 1 compuerta NOT TTL: 74ls04
utilización en sistemas digitales como señales lógicas. • 1 diodo led
- Obtener las tablas de verdad y voltajes lógicos de • Cables de conexión para protoboard
funcionamiento de las compuertas lógicas • 1corta frio
fundamentales. • Datasheet
- Obtener las corrientes de consumo de las compuertas • Mandil
lógicas. • Multímetro
- Adquirir destreza en el armado de circuitos lógicos.
V. DESARROLLO
III. SUSTENTO TEÓRICO 1.-) Para la primera parte de la practica se comprobará los
Resistencias pull_up. – Esta resistencia tiene como principio valores en pull_up y pull_down de las resistencias para la
de funcionamiento garantizar el estado lógico del circuito compuerta NOT con un rango de resistencias que va desde
asegurándose de tener la menor corriente posible para la 220Ω hasta 1MΩ.
alimentación de la compuerta lógica. Además, en contexto con
aplicaciones a circuitos que operan con compuertas lógicas
esta resistencia se caracterizara por garantizar el inicio un
estado lógico de 1 a la compuerta lógica.

Resistencias pull_down. – Esta resistencia también garantizará


el estado lógico de un circuito con la menor corriente posible Fig. 1Esquema simulado (Estado lógico de entrada uno)
con la diferencia que al inicio del circuito estará en estado
lógico de 0.
Fig. 2Esquema simulado (Estado lógico de entrada cero)

Fig. 5Armado de circuito Resistencia pull_down (switch abierto)

Fig. 3Armado Circuito Resistencia pull_up (switch abierto)

Fig. 6Amado de circuito Resistencia pull_down (switch cerrado)

2.-) Para la segunda parte de la practica se realizo mediciones


de corriente y voltaje en un circuito armado con la compuerta
AND (74ls08). Cada esquema se realizará a partir de la tabla
de verdad para la compuerta AND.

Fig. 4Armado Circuito Resistencia pull_up (switch cerrado)

Fig. 7Simulación (posición 00)

Fig. 8Simulación (posición 01)


Fig. 9Simulación (posición 10)

Fig. 13Circuito Armado resistencia pull_down (switch abierto)


Fig. 10Simulación (posición 11)

Fig. 11Circuito Armado resistencia pull_ up(Switch abierto)


Fig. 14Circuito Armado resistencia pull_down (switch cerrado)

3.-) Para la tercera parte de la práctica se realiza mediciones


de corriente y voltaje en un circuito armado con l compuerta
OR (74LS32).

Fig. 15Simulación (posición 00)

Fig. 12Circuito Armado resistencia pull_up (switch cerrado)


Fig. 16Simulación (posición 01)

Fig. 20Circuito armado resistencias pull_up (switch cerrado)

Fig. 17Simulación (posición 10)

Fig. 18Simulación (posición 11)

Fig. 21Circuito armado resistencias pull_down (switch abierto)

Fig. 19Circuito armado resistencias pull_up (switch abierto)

Fig. 22Circuito armado resistencias pull_down (switch cerrado)

4.-) Por ultimo se comprobará la tabla de verdad para la


compuerta NOT.
Aquí únicamente se estableció la resistencia de 33K calculada
en base al datasheet de la compuerta NOT. Y se utiliza el
esquema de la primera parte para resistencias en pull_up y
pull_down.

IV. ANÁLISIS Y RESULTADOS


➢ Tablas de verdad
Se calcula las resistencias en pull_up y pull_down según el Tabla 5.1: Compuerta AND resistencia en pull_up (Mediciones
datasheet y el voltaje de la fuente. de voltaje y corriente)
𝑉𝑐𝑐−𝑉ℎ𝑚𝑖𝑛 5−2 A B X V1 V2 A1
𝑃𝑢𝑙𝑙𝑢𝑝 = 𝐼𝑚𝑎𝑥 = 0.1𝑚𝐴 = 30𝐾Ω
𝑉𝐿𝑚𝑎𝑥−0 0.8 0 0 0 0 0 4,9uA
𝑃𝑢𝑙𝑙𝑑𝑜𝑤𝑛 = = 1200𝑚𝐴 = 2/3
𝐼𝑓𝑢𝑒𝑛𝑡𝑒 0 1 0 0 4,735V 6,1uA
a. Compuerta AND (74ls08)
1 0 0 4,405V 0 19,2uA
Tabla 1: Tabla de verdad Compuerta AND 1 1 1 4,835V 4,57V 19,2uA
A B Salida A B X A2 V3 A3
0 0 0 0 0 0 0,8uA 0 1,1uA
0 1 0 0 1 0 26,3uA 0,4mV 1,3uA
1 0 0 1 0 0 0 0,2mV 0,8uA
1 1 1 1 1 1 9,4uA 4,849V 4,11mA
b. Compuerta OR (74ls32)
Tabla 5.2: Compuerta AND resistencia pull_down (Mediciones
de Voltaje y corriente)
Tabla 2: Tabla de verdad Compuerta OR
A B X V1 V2 A1
A B Salida
0 0 0 0 0 0 449,5mV 251mV 0,04mA
0 1 1 0 1 0 0,78V 5,01V 1,9uA
1 0 1 1 0 0 5,04V 0,786V 11,2uA
1 1 1 1 1 1 5,03V 5,04V 19,9uA
A B X A2 V3 A3
c. Compuerta NOT (74ls04) 0 0 0 1,6uA 0 0,04uA
0 1 0 16,5uA 4,3mV 1,3uA
Tabla 3: Tabla de verdad Compuerta NOT
A Salida 1 0 0 0,5uA 0,2mV 0,8uA
0 1 1 1 1 36,5uA 4,86V 4,37mA
1 0
Tabla 6.1: Compuerta OR resistencia pull_up (Mediciones de
➢ Mediciones de corriente y voltaje voltaje y corriente)
A B X V1 V2 A1
Tabla 4.1: Rango de resistencias en pull_up Compuerta NOT 0 0 0 0 0 0,7uA
0 1 1 0 4,888V 6,1uA
Interruptores 1 0 1 4,872V 0 19,2uA
Abierto Cerrado
1 1 1 4,751V 4,861V 19,2uA
V A V A
A B X A2 V3 A3
220 18,5mV 0,7uA 4,935V 22,6mA
330 17,7mV 1,5uA 4,961V 15,06mA 0 0 0 1,6uA 0 0,6uA
470 0,6mV 0,7uA 4,903V 10,72mA 0 1 1 16,5uA 4,906V 4,77mA
1K 12mV 0,7uA 4,985V 5,08mA 1 0 1 0,5uA 4,905V 4,7mA
10K 48,3mV 0,7uA 4,961V 0,51mA 1 1 1 15,7uA 4,907V 4,78mA
100K 251mV 0,7uA 4,903V 49,8uA
1M 520mV 0,7uA 4,985V 4,8uA Tabla 6.2: Compuerta OR resistencia pull_down (Mediciones
de corriente y voltaje)
Tabla 4.2: Rango de resistencias en pull_down compuerta NOT
A B X V1 V2 A1
Interruptores 0 0 0 0 0 0,7uA
Abierto Cerrado 0 1 1 0 4,99V 6,1uA
V A V A
1 0 1 4,985V 0 13,5uA
220 2,1mV 0,7uA 4,935V 23,2mA
330 3,2mV 0,5uA 4,961V 17,01mA 1 1 1 5,01V 5,01V 6uA
470 8,3mV 0,4uA 4,903V 14,7mA A B X A2 V3 A3
1K 10,09mV 0,4uA 4,985V 7,08mA 0 0 0 1,6uA 0 0,1uA
10K 437,3mV 0,8uA 4,961V 22,8uA 0 1 1 16,5uA 4,878V 6,03mA
100K 335,2mV 0,7uA 4,903V 6,8uA 1 0 1 0,5uA 4,788V 4,7mA
1M 867,3mV 0,7uA 4,985V 4,8uA 1 1 1 15,7uA 4,908V 6,22mA
➢ Preguntas de análisis También permitió tener un mayor criterio sobre las corrientes
1. ¿Cuál es el valor de resistencia pull_up y pull_down que son convenientes para un circuito integrado y que pueda
ideales a su criterio? Básese en el valor de resistencia garantizar un estado lógico estable. Por ultimo se resalta el
adoptada en la práctica. criterio para poder comenzar un circuito en pull_up y
En mi caso en base al datasheet la resistencia que utilice es pull_down, a mi criterio todo circuito debería ir en pull_down
33K para el caso de pull_up y en el caso de pull_down la para que empiece con un estado lógico en cero y con el circuito
resistencia que más se acercó al funcionamiento ideal fue sin alimentación y se pueda hacer un análisis previo en caso de
la de 10K. fallos.

2. Explique si es mejor utilizar la resistencia de pull_up REFERENCIAS


o la estructura pull_down, para genera estados lógicos. [1] R. J. Tocci, «Sistemas digitales: Principios y
Yo opino que la mejor estructura seria la resistencia en aplicaciones».
pull_down por empezar con un estado lógico en cero para
el circuito, permitiendo maniobrar de mejor manera en
caso de haber algún fallo o avería en el circuito. BIOGRAFÍAS

3. Las tablas de verdad de las compuertas lógicas


obtenidas en la práctica, son similares a las planteadas Augusto O. Rodas Vélez nació en Cuenca, Ecuador el
5 de mayo de 1995. Curso sus estudios primarios en la
de forma teórica. escuela Federico Proaño, hizo sus estudios secundarios
Son idénticas ya que el rango de las resistencias garantiza en el Colegio Técnico Salesiano, donde obtuvo su título
un estado lógico para el circuito. de Bachiller de Técnico Industrial con mención en
electromecánica automotriz en el año 2013.
Actualmente se encuentra estudiando la carrera de
4. Compare los valores de salida de las diferentes
electricidad en la Universidad de Cuenca
compuertas cuando su estado lógico es cero y uno a su
salida. Para ello utilice una tabla donde se encuentran
los voltajes y corrientes. De acuerdo a esta tabla,
determine los voltajes mínimos y máximos para el
estado lógico bajo, y algo similar cuando se tienen el
estado lógico alto.
Tabla 6.1: Compuerta OR resistencia pull_up (Mediciones de
voltaje y corriente)
A B X V3 A3
0 0 0 0 0,6uA
0 1 1 4,906V 4,77mA
1 0 1 4,905V 4,7mA
1 1 1 4,907V 4,78mA
Estado lógico cero: Tiene su valor mínimo en el estado cero y
cero con 0V y 0,6uA.
Estado lógico uno. Tiene su valor máximo en 11 con 4,907V y
4,78mA.

Tabla 6.2: Compuerta OR resistencia pull_down (Mediciones


de corriente y voltaje)
A B X V3 A3
0 0 0 0 0,1uA
0 1 1 4,878V 6,03mA
1 0 1 4,788V 4,7mA
1 1 1 4,908V 6,22mA
Estado lógico cero: Tiene su valor mínimo en el estado cero y
cero con 0V y 0,1uA.
Estado lógico uno: Tiene su valor máximo en 11 con 4,908V y
6,22mA.

V. CONCLUSIÓN
Esta práctica permitió desarrollar destreza al momento de
armar circuitos y también afianzo los conocimientos sobre
resistencias en pull_up y pull_down.
ANEXOS

También podría gustarte