Está en la página 1de 10

LABORATORIO ELECTRÓNICA II

LABORATORIO#5 Cascode con IGFET

ALEJANDRA CAVIEDES GARCÍA


20191005017

SEBASTIAN ARIZA TIRADO


20172005008

JORGE LUIS LOPEZ OSPINA


20182005015

INGENIERÍA ELECTRÓNICA

FACULTAD DE INGENIERÍA

JOSÉ HUGO CASTELLANOS

BOGOTÁ D.C

2021
Introducción:

Los amplificadores Multietapa son circuitos formados por varios transistores acoplados de forma directa, por

capacitores o por transformadores. En el presente informe se diseña un amplificador cascode con transistores

MOSFET de canal N referencia 2N7000, para observar la respuesta en frecuencia de este circuito haciendo un

barrido de frecuencia con una señal sinusoidal y luego implementar el método de onda cuadrada.

Objetivos:

● Diseñar un circuito cascode y obtener la respuesta en baja y alta frecuencia.

● Obtener la frecuencia superior e inferior de corte por medio del método de constantes de tiempo y de

señal cuadrada.

Marco teórico:

● Amplificador cascode:

El cascode es un amplificador multietapa clásico construido a partir de dos transistores; uno en configuración

como emisor común o fuente común, seguido de otro en configuración base común o puerta común, estos

dependiendo del tipo de transistores con los que se esté trabajando (BJT ó FET). Las características que

obtiene luego de esta configuración es que obtiene una impedancia de salida alta y un aumento de ancho de

banda con respecto a los amplificadores comunes.

Ilustración 1. Configuración cascode

Ilustración 2. Modelo alta frec (izq.). Modelo baja frec (der.).


Para calcular la ganancia del cascode, requerimos obtener la ganancia individual de cada una de las ganancias.
Ya que el acople es directo y no hay factores de reducción, tenemos que:

𝐴𝑣𝑡 = 𝐴𝑣1 * 𝐴𝑣2

Donde Av1 es la ganancia de voltaje de la fuente común y Av2 es la ganancia de voltaje de la puerta común.
Así que:

𝐴𝑣1 =− 𝑔𝑚 * 𝑍𝑖𝑏𝑐 =− 𝑔𝑚 ( ) =− 1
1
𝑔𝑚

𝐴𝑣2 = 𝑔𝑚 * 𝑅´𝐿

● Método de señal cuadrada:

El uso de una señal cuadrada a diferentes valores de frecuencia, se hace con la finalidad de hallar los efectos

de integrador y derivador.

● Frecuencia superior de corte (Fh):

Si se excita el amplificador con una señal cuadrada, el efecto integrador se mostrará como una respuesta

exponencial tanto en el tiempo de subida, como en el tiempo de bajada. Para que este efecto sea fácilmente

observable debe escogerse una frecuencia de excitación suficientemente alta, de manera que en el período de

representación queden representados con la suficiente claridad los tramos en los que se ha de medir el tiempo

de subida o el tiempo de bajada, pero con el compromiso de que la señal de salida alcance su valor máximo

antes de que la excitación cambie de nivel. Tenga en cuenta que el tiempo de subida se mide como el tiempo

que tarda la señal en pasar del 10% al 90%, estos son los valores de tiempo a medir. Con esta diferencia de

tiempo de tiempo (tr), procedemos a hallar la frecuencia de corte superior con la ecuación:

0.35
𝐹ℎ = 𝑡𝑟
● Frecuencia inferior de corte (FL):

Al volver a aplicar una señal cuadrada, el efecto derivador se mostrará como una respuesta exponencial en la

región donde la señal permanece constante. Para poder evidenciar esto fácilmente es necesario aplicar una

señal con una frecuencia baja de manera que en el período de representación quede claramente representado el

tramo de excitación constante y no se vea enmascarado por el efecto integrador debido a la frecuencia de corte

superior. Ya con esa frecuencia puesta, es fácil medir los tiempos de subida como para hallar la frecuencia de

corte superior. Sin embargo, para efectos prácticos, es preferible aplicar una frecuencia un tanto mayor para

que la respuesta exponencial se aproxime a una lineal, y ya con esa forma, lo único para hallar el valor de la

frecuencia inferior de corte es por medio del valor de la pendiente de la función. Así que:

𝑉−𝑉'
𝐹𝑙 = 𝑉
×100

Desarrollo de la práctica:

1) Con los valores de las resistencias halladas, procedemos a montar el circuito y verificamos su correcta

polarización.
Utilizando el transistor 2N7000; Según el datasheet, y según exigencias de la práctica y decisión nuestra para

realizar una polarización correcta:

𝑉𝑔𝑠𝑂𝑁 = 4𝑉 𝑉𝑔𝑠𝑡ℎ = 2. 5𝑉 𝐼𝑑𝑂𝑁≈300𝑚𝐴 𝐼𝑑𝑄 = 4𝑚𝐴 𝑉𝑑𝑑 = 24


𝐼𝑑𝑄
𝑉𝑔𝑠𝑄 = 𝑉𝑔𝑠𝑡ℎ + 𝐼𝑑𝑂𝑁 [𝑉𝑔𝑠𝑂𝑁 − 𝑉𝑔𝑠𝑡ℎ]
Para el cálculo de las resistencias (5%) del análisis se obtienen las siguientes fórmulas:
𝑅2*𝑅3
𝑅𝐺 = 𝑅2+𝑅3
asumiendo 𝑅𝐺≅ 1𝑀Ω

𝑉𝐷𝐷
2
+𝑉𝐺𝑆(𝑡ℎ) 𝑅2*𝑅𝐺
𝑅2 = 𝑉𝐺𝐺
* 𝑅𝐺 𝑅3 = 𝑅2−𝑅𝐺

𝑉𝑅1 = 𝑉𝐷𝐷 − ( 𝑉𝐷𝐷


2
+ 𝑉𝐺𝑆(𝑡ℎ) ) 𝑉𝐺𝐺 =
𝑉𝐷𝐷
4
+ 𝑉𝐺𝑆(𝑡ℎ)

𝑉𝐷𝐷
4
𝑅𝐷 = 𝑅𝑆 = 𝐼𝐷

𝑉𝐺𝐺 = 6𝑣 + 2. 5𝑣 = 8. 5𝑣

24𝑣
2
+2.5𝑣 1.6𝑀Ω*1𝑀Ω
𝑅2 = 8.5𝑣
* 1𝑀Ω = 1. 6𝑀Ω 𝑅3 = 1.6𝑀Ω−1𝑀Ω
= 2. 6𝑀Ω

24𝑣
4
𝑅𝐷 = 𝑅𝑆 = 4𝑚𝐴
= 1. 5𝐾Ω

𝑅1
𝑉𝑅1 = 24𝑣 * 𝑅1+1.6𝑀Ω+2.6𝑀Ω
→ 𝑅1 =2. 5𝑀Ω

𝐼𝑑𝑄 4𝑚𝐴
𝑘= 2 = 2 ≈0. 1
(
𝑉𝑔𝑠𝑄−𝑉𝑔𝑠𝑡ℎ ) (2.65𝑉−2.5𝑉)

( )
𝑔𝑚 = 2𝑘 𝑉𝑔𝑠𝑄 − 𝑉𝑔𝑠𝑡ℎ = 2×0. 1(2. 65 − 2. 5) = 30𝑚S

𝐴𝑣𝑡 = 𝐴𝑣1 * 𝐴𝑣2

𝐴𝑣1 =− 𝑔𝑚 * 𝑍𝑖𝑏𝑐 =− 𝑔𝑚 ( ) =− 1
1
𝑔𝑚

𝐴𝑣2 = 𝑔𝑚 * 𝑅´𝐿 = 30𝑚𝑆 * 1. 5𝐾Ω = 45 𝑣/𝑣

𝐴𝑣𝑡 =− 45 𝑣/𝑣
2) Ahora procedemos a efectuar el barrido de frecuencias superiores a 10KHz.

AV1 (V/V) Av2 (V/V)


f(Hz) Vi (mV) Vo1 (mV) Medido Calculado Vo2(mV) Medido Calculado
10k 0,99996 45,821 45,8230 45 -0,9987 -0,9988 -1
20k 0,99996 45,821 45,8230 45 -0,9996 -0,9997 -1
30k 0,99995 45,820 45,8221 45 -0,9998 -0,9999 -1
40k 0,99995 45,819 45,8211 45 -0,9999 -0,9999 -1
50k 0,99995 45,818 45,8201 45 -0,9999 -0,9999 -1
60k 0,99995 45,816 45,8181 45 -0,9999 -1,0000 -1
80k 0,99995 45,812 45,8142 45 -0,9999 -1,0000 -1
100k 0,99995 45,808 45,8103 45 -0,9999 -1,0000 -1
200k 0,99994 45,766 45,7689 45 -0,9999 -1,0000 -1
300k 0,99991 45,697 45,7012 45 -0,9999 -1,0000 -1
500k 0,99984 45,479 45,4864 45 -0,9998 -1,0000 -1
600k 0,99977 45,331 45,3415 45 -0,9997 -0,9999 -1
800k 0,99966 44,960 44,9753 45 -0,9996 -0,9999 -1
1M 0,99949 44,494 44,5168 45 -0,9993 -0,9999 -1
2M 0,99810 41,077 41,1553 45 -0,9975 -0,9994 -1
3M 0,99532 36,675 36,8475 45 -0,9939 -0,9985 -1
5M 0,98847 28,291 28,6209 45 -0,9849 -0,9964 -1
6M 0,98201 28,832 29,3602 45 -0,9764 -0,9943 -1
8M 0,97211 19,393 19,9493 45 -0,9633 -0,9909 -1
10M 0,95726 15,464 16,1544 45 -0,9436 -0,9858 -1
Usando modelo equivalente en alta frecuencia

𝐶1 = 𝐶𝑔𝑠 + 2𝐶𝑔𝑑

3 constantes de tiempo

τ1 = 𝑅𝑒𝑞1 * 𝐶1 τπ = 𝑅𝑒𝑞π * 𝐶π τµ = 𝑅𝑒𝑞µ * 𝐶µ 𝑅𝑒𝑞1≈𝑅𝑔


1
𝑅𝑒𝑞π≈𝑍𝑖𝑏𝑐 = 𝑔𝑚2

1
τ1 = 1. 5𝐾Ω * 42𝑝𝐹 = 63𝑛𝑠 τπ = 20𝑚𝑠
* 20𝑝𝐹 = 1𝑛𝑠 τµ = 1. 5𝐾Ω * 11𝑝𝐹 = 16. 5𝑛𝑠

∑ τ𝑖 = 80. 5𝑛𝑠

1
𝑓𝐻𝑇 = 2π*80.5𝑛𝑠
= 1. 9𝑀𝐻𝑧 |𝐴𝑣|𝑑𝐵 = 20𝐿𝑜𝑔(45) = 33. 06𝑑𝐵
Gráfica Av-F

3) Repetimos barrido para frecuencias de 1Hz-10kHz . Y obtenemos la gráfica de magnitud y fase de

ambas ganancias.

AV1 (V/V) Av2 (V/V)


f(Hz) Vi (mV) Vo1 (mV) Medido Calculado Vo2(mV) Medido Calculado
2,51 0,99 1,01 0,023 45 -1,02020202 -1 -0,02323232
3,98 0,99 1,05 0,023 45 -1,06060606 -1 -0,02323232
6,3 0,99 1,14 0,025 45 -1,15151515 -1 -0,02525253
10 0,99 1,35 0,03 45 -1,36363636 -1 -0,03030303
15,84 0,99 1,77 0,03 45 -1,78787879 -1 -0,03030303
25,11 0,99 2,53 0,055 45 -2,55555556 -1 -0,05555556
39,81 0,99 3,83 0,08 45 -3,86868687 -1 -0,08080808
63,09 0,99 5,91 0,12 45 -5,96969697 -1 -0,12121212
100 0,99 9,2 0,19 45 -9,29292929 -1 -0,19191919

158,48 0,99 14,12 0,3 45 -14,2626263 -1 -0,3030303


251,18 0,99 20,9 0,45 45 -21,1111111 -1 -0,45454545
398,1 0,99 28,88 0,62 45 -29,1717172 -1 -0,62626263
630,95 0,99 36,18 0,78 45 -36,5454545 -1 -0,78787879
1000 0,99 41,14 0,89 45 -41,5555556 -1 -0,8989899
1584 0,99 43,77 0,95 45 -44,2121212 -1 -0,95959596
2511 0,99 44,82 0,98 45 -45,2727273 -1 -0,98989899
3981 0,99 44,97 0,99 45 -45,4242424 -1 -1
6390 0,99 45,46 0,99 45 -45,9191919 -1 -1
10000 0,99 45,68 0,99 45 -46,1414141 -1 -1
Av1:

Av2:
5) Ahora hallamos las frecuencias de corte con el método de onda cuadrada. Así que procedemos a inducir

una señal de este tipo a una frecuencia alta, lo que nos bota que:

Método de onda cuadrada para obtención de frecuencia

frecuencia superior de corte

Se aprecia que 𝑡𝑐 = 114𝑛𝑠, remplazando se obtiene,

0.35
𝑓𝐻 = 114𝑛𝑠
= 3. 07𝑀𝐻𝑧

frecuencia inferior de corte

Se procede a usar las siguientes ecuaciones con la finalidad de encontrar 𝑓𝐿

𝑃*𝑓𝑟𝑒𝑓 𝑉−𝑉´
𝑓𝐿 = π
𝑒𝑛 𝑑𝑜𝑛𝑑𝑒 𝑃 = 𝑉

1.21𝑉
𝑃= 2.29𝑉
= 0. 5283

Como la frecuencia de prueba fue de 100Hz, se tiene que:


100𝐻𝑧
𝑓𝐿 = 0. 5283 * π
= 16. 81𝐻𝑧

Conclusiones:

● Un amplificador multietapa es un arreglo circuital el cual posee varios puntos de salida de señal

amplificada en distintos factores de ganancia, esto puede ser muy útil al momento de querer obtener

dos señales con amplificación diferente e incluso desfases distintos de un solo circuito que actúa

como uno.

● La ganancia total de un amplificador multietapa es la multiplicación de cada una de las ganancias

individuales de cada “semi-amplificador” presente en el arreglo final.

● Si en uno de los amplificadores individuales presentes en el multietapa se realiza la inversión o el

desfase de la señal de salida con respecto a la de entrada, entonces los amplificadores posteriores

también poseerán ese desfase a la hora de obtener la señal resultante, esto podrá evitarse fácilmente

incluyendo otro amplificador inversor que regrese la fase a la normalidad.

Referencias:

● https://prezi.com/dgvay3n0ndbr/amplificadores-cascode/

● Electrónica análoga, Clara Bonilla, Cap. 8.3, pp. 312-314.

● http://ocw.uc3m.es/tecnologia-electronica/componentes-y-circuitos

electronicos/practicas-1/OCW-CCE_P3_Tecnicas_de_medida_en_laboratorio_de_electronica.pdf

También podría gustarte