Está en la página 1de 8

UNIVERSIDAD NACIONAL EXPERIMENTAL POLITECNICA

“ANTONIO JOSE DE SUCRE”


VICE-RECTORADO BARQUISIMETO
DEPARTAMENTO DE INGENIERIA ELECTRONICA
LABORATORIO DE CIRCUITOS DIGITALES

PRACTICA Nº6
Circuitos Aritméticos

Profesores:
Ing. Luis Plana
Ing. Luis Tarazona
Alumnos:
Catari Eduardo
Rodríguez Saulo
BARQUISIMETO, JULIO 1998
ACTIVIDADES DE LABORATORIO

1. Diseñe un circuito para sumar números representados en BCD. Utilice


sumadores binarios (7483). Explique su funcionamiento.

Con la ayuda de ocho (8) interruptores normalmente abiertos se ingresaban


los unos lógicos (1) o ceros lógicos (0) en los manejadores de display (74LS48)
con el objetivo de visualizar los números a sumar representados en BCD.

Estos números BCD se ingresaban en un sumador binario (74LS83A), luego a


la salida del sumador se obtiene la suma en binario cuatro (4) bits y un (1) bit de
acarreo si es que existía. Estos cuatro (4) bits de suma eran ingresados en un
comparador (74LS85) con la finalidad de comparar si la salida del primer
sumador era mayor que el número nueve (9). Si era mayor que nueve (9) en la
salida (A>B) del comparador aparecia un umo lógico que se ingresaba a una
compuerta OR (74LS32).

Esta compuerta OR tenia en la otra entrada el posible acarreo del primer


sumador, debido a que se debía sumar el numero seis (6) a la salida con la ayuda
de otro (74LS83A) si existía acarreo o si la suma era mayor que nueve (9).

Finalmente se obtenía a la salida del segundo sumador cuatro (4) bits y un


posible acarreo (representando si existía el número uno (1) decimal a través del
encendido de un led). Estos cuatros (4) bits de salida eran ingresados a través
de otro manejador de display (74LS48) con el objetivo de visualizar junto con el
led el número reperesentado en forma BCD en un display.

2. diseñar un circuito sumador completo con multiplexores y


demultiplexores

El funcionamiento del circuito sumador completo es basado en el concepto de


multiplexación y demultiplexación suficientemente bien estudiado y explicado
tanto en la actividad practica como en el informe de la práctica pasada.
Las diferencias de un circuito con el otro son las siguientes:

La idea no es transmitir 16 datos serialmente por solo un máximo de cuatro


cables conductores, se trata de sumar una palabra A de ocho bits mas una
palabra B de ocho bits con una idea similar, es decir usar circuitos tanto para
multiplexar las palabras A y B sumarlas bit por bit, almacenar el posible acarreo
de salida que resulte de la suma de cada dos bits, tomarlo como el nuevo
acarreo de entrada de la suma de los próximos dos bits, continuar con la suma
hasta que se agoten los ocho bits, demultiplexar suma resultante por suma
resultante, almacenarlos a la salida y si de la suma total de las palabras A y B
resulta un acarreo final por su puesto que se necesita mostrarlo como parte de
la salida.

Las modificaciones realizadas a el circuito para la realización de la practica


fueron:

1. Las salidas del contador 7493 que habilitan la secuencia de multiplexación


tanto de la palabra A como de la palabra B están conectadas de la misma forma
para los dos multiplexores de tal forma de que los datos se envíen sincronizados
y se puedan sumar en forma correcta.

2. Se tomo una salida de Qd con el objetivo de que cuando Qd presente un


estado alto (después de que se mandan al sumador las dos palabras completas)
indicarle al circuito almacenador de acarreo de salida final cuando tomar el
valor que en ese momento presente la salida Co del circuito sumador completo,
esta salida se conectó a la entrada Gi del circuito sumador completo y
almacenador.

3. Se conectaron como es lógico las salidas de los dos multiplexores a las dos
entradas A y B del circuito sumador completo y almacenador.

4. Se tomo una señal de reloj para que la sincronía de la suma se corresponda


con el acarreo que le corresponde para cada instante dado.

5. La entrada de datos del demultiplexor 74198 ahora es la salida del


circuito sumador completo y almacenador.
De esta forma se logró obtener un sumador serial completo.

Por comodidad se dibujó el esquemático del circuito sumador completo por


separado para su fácil comprensión el cual se presenta a continuación:
Preguntas

Muestre un circuito lo más simple posible que le permita convertir un número


BCD a Ex- o Exc-3 a BCD.

A
Sumador
de 4 bits
a Ex-3
0011

1110
a BCD

¿ Qué desventaja tiene un sumador paralelo comparado con un “Carry Look


Ahead ?. ¿ Qué ventaja tiene ? .

El sumador paralelo tiene como desventaja de realizar la suma interna en


forma secuencial, debido a que de la suma de los primeros bits menos
significativos se puede obtener un acarreo que debe tomarse en cuenta para la
siguiente suma, por lo tanto mientras más bits estén implicados en esta
operación, mayor será el tiempo de retardo para entregar la salida.

El sumador paralelo tiene como ventaja la de poseer un encapsulado con una


circuitería más sencilla, lo cual le traduce en menores requerimientos de
potencia compararado con el Carry Look Ahead.
¿ Qué problema puede tener un “ Carry Look Ahead ” cuando las palabras a
sumar son grandes (por ejemplo  8 bits) ?.

El problema puede estar reflejado en un mayor requerimiento de potencia,


pero ésto es compensado por la velocidad que el Carry Look Ahead representa.
La potencia disipada es un factor importante para el diseño de nuevos
procesadores, donde las palabras son mayores a los ocho (8) bits y la velocidad
es un aspecto el cual se tiene que tener siempre presente.
CONCLUSIONES

Entre las aplicaciones de los circuitos y en general de la actividad de


laboratorio completa se pueden apreciar ciertos requerimientos para cada
circuito por separado

E l circuito sumador BCD debe ser capaz de:

1. Sumar dos grupos de códigos BCD de cuatro bits, utilizando la adición


binaria directa.

2. Determinar si la suma de esta adición binaria es mayor que 1001 (que


equivale al nueve decimal), y si lo es así añadir 0110 (que equivale al seis
decimal), a esta suma y genera un acarreo a la siguiente posición decimal.

E l circuito sumador completo serial debe ser capaz de:

1. Sumar dos palabras de 8 bits cada una y mostrar el resultado en displays


de forma tal que se pueda comprender el resultado de una forma fácil y rápida.

2. Generar los respectivos acarreos de salida para cada una de las sumas
por independiente, también se tiene que cumplir que éste acarreo se debe
sumar con los otros dos datos que están próximos a entrar

3. Almacenar la salida resultante durante todo el proceso de multiplexión,


suma y demultiplexión, y el acarreo de la suma completa de las dos palabras se
tiene que exhibir en un led que por supuesto es parte de la salida.

Basándonos en los requerimientos que esta práctica nos presenta, en la forma


en que orientamos los diseños de los circuitos usados y por los resultados
obtenidos se puede decir que todo lo que se hizo fue bien orientado.

También podría gustarte