Está en la página 1de 26

Integrantes: Diana Milena Gómez Vasquez

Wilder Ofrey Bello Herrera


Jhon Brandol Muñoz Romero

TALLER No. 4 USO DE MULTISIM PARA REDUCCIÓN DE CIRCUITOS


1. Realice la simplificación de las expresiones a continuación. Para esto use la
herramienta de analizador lógico, obtenga el circuito definido por la expresión
original, la tabla de verdad que lo representa, luego haga la reducción y obtenga la
expresión y el circuito resultante. Esto debe hacerse en MULTISIM y se debe hacer
pantallazos de lo trabajado para ser incluido en el informe, así como anexar los
archivos fuente trabajados.

Respuestas punto 1:

a) TABLA DE VERDAD DEL CIRCUITO SIN REDUCIR


CIRCUITO DE LA EXPRESIÓN ORIGINAL

TABLA DE VERDAD DEL CIRCUITO REDUCIDO

CIRCUITO DE LA EXPRESIÓN REDUCIDA


b) TABLA DE VERDAD DEL CIRCUITO SIN REDUCIR

CIRCUITO DE LA EXPRESIÓN ORIGINAL


TABLA DE VERDAD DEL CIRCUITO REDUCIDO
CIRCUITO DE LA EXPRESIÓN REDUCIDA

c) TABLA DE VERDAD DEL CIRCUITO SIN REDUCIR

CIRCUITO DE LA EXPRESIÓN ORIGINAL


TABLA DE VERDAD DEL CIRCUITO REDUCIDO

CIRCUITO DE LA EXRESIÓN REDUCIDA


d) TABLA DE VERDAD DEL CIRCUITO SIN REDUCIR

CIRCUITO DE LA EXPRESIÓN ORIGINAL

TABLA DE VERDAD DEL CIRCUITO REDUCIDO


CIRCUITO DE LA EXRESIÓN REDUCIDA

e) TABLA DE VERDAD DEL CIRCUITO SIN REDUCIR

CIRCUITO DE LA EXPRESIÓN ORIGINAL


TABLA DE VERDAD DEL CIRCUITO REDUCIDO

CIRCUITO DE LA EXRESIÓN REDUCIDA

2. En un proceso donde se considera el uso de un tanque de almacenamiento, el cual


está
monitoreado con sensores de nivel y de temperatura como se muestra en la figura a
continuación:

Se requiere diseñar los circuitos para el control de las salidas que trabajan siguiendo las
indicaciones mostradas a continuación:

La tabla de verdad que describe el funcionamiento se muestra a continuación:

Respuesta punto 2:
TABLA DE VERDAD Y ECUACIÓN PARA V ENTRADA

CIRCUITO PARA EL V ENTRADA

ECUACION REDUCIDA CON SU TABLA DE VERDAD V ENTRADA

CIRCUITO PARA V ENTRADA REDUCIDO


TABLA DE VERDAD Y ECUACIÓN PARA V SALIDA

CIRCUITO PARA EL V SALIDA

ECUACION REDUCIDA CON SU TABLA DE VERDAD V SALIDA


CIRCUITO PARA V SALIDA REDUCIDO

TABLA DE VERDAD Y ECUACIÓN PARA H

CIRCUITO PARA H
ECUACION REDUCIDA CON SU TABLA DE VERDAD DE H

CIRCUITO PARA H REDUCIDO

TABLA DE VERDAD Y ECUACIÓN PARA A


CIRCUITO PARA A

ECUACION REDUCIDA CON SU TABLA DE VERDAD DE A


CIRCUITO PARA A REDUCIDO

CIRCUITO COMPLETO CON TODAS SUS 4 ENTRADAS Y 4 SALIDAS REDUCIDO


3. Diseñe un demultiplexor de 8 a 1, realice el montaje en multisim y simule la salida
para los cambios en la señal de control.
Respuesta punto 3:
Dato Entradas Salidas del demultiplexor
de selector
entrada
D A B C I0 I1 I2 I3 I4 I5 I6 I7
1 0 0 0 1 0 0 0 0 0 0 0
1 0 0 1 0 1 0 0 0 0 0 0
1 0 1 0 0 0 1 0 0 0 0 0
1 0 1 1 0 0 0 1 0 0 0 0
1 1 0 0 0 0 0 0 1 0 0 0
1 1 0 1 0 0 0 0 0 1 0 0
1 1 1 0 0 0 0 0 0 0 1 0
1 1 1 1 0 0 0 0 0 0 0 1

ECUACIÓN Y TABLA DE VERDAD DE SALIDA I0

CIRCUITO DE LA SALIDA I0

ECUACIÓN Y TABLA DE VERDAD DE SALIDA I1


CIRCUITO DE LA SALIDA I1

ECUACIÓN Y TABLA DE VERDAD DE SALIDA I2

CIRCUITO DE LA SALIDA I2

ECUACIÓN Y TABLA DE VERDAD DE SALIDA I3


CIRCUITO DE LA SALIDA I3

ECUACIÓN Y TABLA DE VERDAD DE SALIDA I4

CIRCUITO DE LA SALIDA I4

ECUACIÓN Y TABLA DE VERDAD DE SALIDA I5


CIRCUITO DE LA SALIDA I5

ECUACIÓN Y TABLA DE VERDAD DE SALIDA I6

CIRCUITO DE LA SALIDA I6

ECUACIÓN Y TABLA DE VERDAD DE SALIDA I7


CIRCUITO DE LA SALIDA I7

CIRCUITO COMPLETO DEL DEMULTIPLEXOR

Resultado del demux para la salida I0 (el selector es: 000)


Resultado del demux para la salida I1 (el selector es: 001)

Resultado del demux para la salida I2 (el selector es: 010)


Resultado del demux para la salida I3 (el selector es: 011)

Resultado del demux para la salida I4 (el selector es: 100)


Resultado del demux para la salida I5 (el selector es: 101)

Resultado del demux para la salida I6 (el selector es: 110)


Resultado del demux para la salida I7 (el selector es: 111)

4. Usando comparadores de 4 bits 74HC85AD realice la implementación de un


comparador de 16 bits y verifique las salidas cuando se comparan 3 números de 16 bits
(A=B, A>B, A<B).
Respuesta punto 4:

Comparando B=111111110000000 = A=1111111100000000


Comparando A=1111111100001111 > B=111111110000000

Comparando A=0000000000001111 < B=111111110000000

También podría gustarte