Está en la página 1de 19

Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.

com/courses/21582/quizzes/71722

Parcial - Escenario 4
Fecha de entrega 13 de abr en 23:55 Puntos 75 Preguntas 20
Disponible 10 de abr en 0:00 - 13 de abr en 23:55 4 días Límite de tiempo 90 minutos Intentos permitidos 2

Instrucciones

Volver a realizar el examen

Historial de intentos
Intento Hora Puntaje
MÁS RECIENTE Intento 1 122 minutos 20.63 de 75

1 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

 Las respuestas correctas ya no están disponibles.

Puntaje para este intento: 20.63 de 75


Entregado el 11 de abr en 13:14
Este intento tuvo una duración de 122 minutos.

Incorrecto Pregunta 1 0 / 3.75 pts

Los circuitos combinacionales se pueden representar de acuerdo a la siguiente figura.

En esta se puede ver la relación entre entradas y salidas, así como la realimentación de las
salidas en las entradas, que es posible en un circuito de este tipo.

Se está diseñando un sistema digital utilizando lógica combinacional, para lo cual le hacen
entrega de un listado de requerimientos. De acuerdo con el siguiente listado, ¿cuál de los
siguientes requerimientos no es realizable mediante lógica combinacional?

La información que llegue a la tarjeta de visualización, deberá convertirse a un código


adecuado para ser mostrada en una matriz de LEDs.

Esta situación se puede resolver diseñando un conversor de código, de binario a lo que


requiera la matriz de LEDs.

2 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

Pregunta 2 3.75 / 3.75 pts

Las compuertas lógicas permiten operaciones de tipo lógico utilizando datos digitales. Las
compuertas básicas son: NOT, AND y OR. Cada una de estas compuertas se puede
representar mediante una tabla de verdad. Luego de hacer algunas mediciones en su
circuito, usted se encuentra con la siguiente tabla de verdad:

Al hacer el análisis de la tabla, usted podría concluir que:

3 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

Se trata de una compuerta AND, puesto que la salida sólo está en ALTO para todas las
entradas en ALTO.

Esta tabla de verdad representa una compuerta AND de 3 bits, pues sólo cuando las 3
entradas están activas, la salida se pone en nivel ALTO.

Pregunta 3 3.75 / 3.75 pts

Una expresión “suma de productos” (SOP, sum of products) está conformada por varios
términos productos (multiplicación booleana) de literales (variable afirmada o negada) que
se agrupan en una suma booleana. Dada la siguiente tabla de verdad:

4 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

Es posible afirmar que la “suma de productos” asociada es:

5 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

La que contiene los mintérminos

Y = m(1, 2, 5, 7) = m1 + m2 + m5 + m7

Pregunta 4 3.75 / 3.75 pts

Los teoremas de De Morgan son utilizados para la simplificación de expresiones, donde una
operación de negación se aplica simultáneamente a dos operandos (bien sea que se estén
multiplicando o sumando).

La siguiente expresión:

¯¯¯¯¯¯¯¯¯¯
(W X + Y¯¯¯¯)

Utilizando los teoremas de De Morgan:

6 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

Se separa el primer término y queda

¯¯¯¯¯ ¯¯¯¯
(W +X + Y¯¯¯¯)

Esta separación es correcta según el teorema de De Morgan:

¯¯¯¯¯¯¯¯¯¯ ¯¯¯¯¯ ¯¯¯¯


W X=W +X

Sin responder Pregunta 5 0 / 3.75 pts

La paridad es un método de detección de errores muy utilizado, debido a la facilidad de su


implementación. Tanto el emisor como el receptor deben estar de acuerdo en cuanto al
método de detección para poder verificar que la información sea recibida correctamente.

Con el fin de recibir un mensaje utilizando el método de paridad impar, se debe verificar si
un circuito digital está diseñado para funcionar con el protocolo del emisor. Usted tiene
conocimiento que el circuito implementado en el receptor es el siguiente:

Sabiendo que la salida de ERROR se debe activar cuando haya un error en la paridad,
usted deberá entonces:

7 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

Incorrecto Pregunta 6 0 / 3.75 pts

El uso de la lógica booleana tiene aplicaciones más allá de los circuitos digitales, por
ejemplo cuando nos encontramos con situaciones que requieren la toma de decisiones y el
uso de condicionales.

Una mamá le dice a su hijo: “Vamos a comer postre, puedes escoger entre helado o
brownie, pero no puedes comer los dos al tiempo”. Obviamente no comer postre no es una
opción en este caso.

Si usted tuviera que trasladar esta situación a un circuito digital utilizando compuertas
lógicas, usaría:

Una compuerta XNOR, que permite simluar la situación en la que se debe cumplir una o la otra
únicamente.

La compuerta XNOR sería útil en una situación donde le dijeran al niño: “comes las dos
cosas o no comes nada”.

Incorrecto Pregunta 7 0 / 3.75 pts

Los mapas de Karnaugh constituyen un método gráfico que facilita la simplificación de


expresiones booleanas. Este método parte de las expresiones estándar (Suma de
Productos o Producto de Sumas) y permite generar las expresiones más simplificadas
posibles (expresiones mínimas). Dado el siguiente mapa de Karnaugh:

8 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

Uno de los siguientes enunciados no es correcto:

La expresión completa es

Y = ĀB̄C̄ + ĀB̄C + ĀBC + AB̄C̄ + ABC + ABC̄

Esta expresión es correcta y se obtiene extrayendo los términos asociados a un 1 en la


salida.

Sin responder Pregunta 8 0 / 3.75 pts

La agrupación de datos en un mapa de Karnaugh se debe hacer siempre en potencias de 2,


desde 1 hasta 2n, siendo n el número de variables. Cuando se tiene un mapa de Karnaugh
de 4 variables, es posible entonces agrupar de a 1, 2, 4, 8 y 16 datos. Dados los siguientes
mapas de Karnaugh:

9 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

Incorrecto Pregunta 9 0 / 3.75 pts

Muchos de los elementos que funcionan de manera “automática” en nuestro entorno están
conformados por circuitos lógicos. Ejemplo de ellos son los semáforos, los ascensores, el
control de acceso de parqueaderos y sistemas de transporte.

En un ascensor por ejemplo, cuando un usuario escoje uno de los pisos a los que desea ir,
es necesario convertir el botón ingresado a un código binario que la tarjeta de control pueda
reconocer. Esta es una tarea de:

Codificación, de una entrada a varias salidas.

Aunque sí es codificación, ésta no convierte de una entrada a varias salidas. Se requiere


convertir la señal del pulsador a un código binario particular, para que el sistema
reconozca qué botón se pulsó.

10 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

Incorrecto Pregunta 10 0 / 3.75 pts

Usted está diseñando un sistema para operaciones entre números booleanos de 4 bits. Sin
embargo, no está seguro de si el resultado que entrega su circuito es correcto.

Dados los números sin signo A: 1100 y B: 1001, el sistema debería retornar los valores:

No se pueden realizar las operaciones, pues los números no tienen signo.

Esta afirmación es falsa. No es necesario que los números binarios tengan signo para
realizar las operaciones.

Incorrecto Pregunta 11 0 / 3.75 pts

Los teoremas de De Morgan y el álgebra booleana permiten reducir expresiones booleanas


complejas. Esto a su vez permite utilizar el mínimo posible de compuertas en un circuito
digital.

La siguiente expresión:

¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯
WX + Y
Utilizando los teoremas de De Morgan:

Se puede simplificar como

(W X + Y )
, al aplicar una doble negación.

11 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

La doble negación no se puede aplicar directamente. Primero es necesario convertir a un


producto mediante el teorema de De Morgan

¯¯¯¯¯¯¯¯¯¯ ¯¯¯¯¯
¯¯¯¯¯¯¯¯¯¯ ¯¯¯¯
(W XY)
, luego sí se puede aplicar la doble negación, hasta llegar a la expresión

(W XY ).

Sin responder Pregunta 12 0 / 3.75 pts

El complemento a 2 es un método muy utilizado en los circuitos aritméticos, particularmente


cuando se requiere hacer resta o manejar números con signo.

En un circuito restador, el complemento a 2 se implementa:

Pregunta 13 3.75 / 3.75 pts

La combinación de compuertas lógicas permite obtener nuevas compuertas compuestas, tal


es el caso de las compuertas NAND, NOR, XOR y XNOR. Dependiendo del problema, es

12 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

posible escoger una combinación de compuertas que faciliten la solución del mismo.

Las puertas de un vagón de tren cuentan con sensores que permiten verificar si una
persona u objeto las obstruyen. Cada uno de estos sensores funcionan de la siguiente
manera:
• Hay un emisor de luz infrarroja en un extremo y un receptor en el otro.
• Si el espacio está vacío, el receptor recibe la luz infrarroja que cruza de un extremo a otro
y se genera una señal en ALTO.
• Cuando algo interrumpe el paso de la luz, el sensor no la detecta y genera una señal en
BAJO.
Se desea que cuando el conductor del tren mande la señal para cerrar puertas, el sistema
detecte si hay obstrucciones. De ser así, se activa una señal de alarma (Que requiere un
nivel ALTO para encenderse).

De acuerdo al montaje descrito, usted propondría:

Hacer el montaje con una compuerta NAND, para tener una salida en bajo si no hay
obstrucciones.

La compuerat NAND es adecuada, pues no sólo verifica que todos los sensores indiquen
la ausencia de obstrucciones, sino que su salida es un nivel BAJO cuando esto sucede,
lo cual no activaría la alarma.

Incorrecto Pregunta 14 0 / 3.75 pts

Una expresión “producto de sumas” (POS, product of sums) está conformada por varios
términos suma (suma booleana) de literales que se agrupan en un producto booleano. Dado
el siguiente circuito:

Se podría decir que:

13 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

Es Igual a los mintérminos

M2
y

M5
, es decir

Y = AB̄C + ĀBC̄
.

Las expresiones reales para los mintérminos

M2
y

M5
son

ĀBC̄
y

AB̄C
. Aunque los términos son similares, en este caso se están mostrando invertidos.
Además, el circuito representa una expresión Producto de Sumas.

14 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

Pregunta 15 3.75 / 3.75 pts

Un sistema de control cuenta con un sensor de temperatura que se utilizará para medir
dicha variable en el tiempo. La señal de los sensores es un valor de voltaje y tiene la
siguiente forma:

De acuerdo con la información recibida por los sensores, es posible afirmar que:

La señal es analógica y requiere ser procesada para utilizarla en un circuito digital.

La señal es de tipo analógico, al ser continua en el tiempo. Para su uso en un circuito


digital es necesario pasarla por un conversor análogo/digital y procesarla para convertirla
en un dato binario.

Parcial Pregunta 16 1.88 / 3.75 pts

Circuitos lógicos combinacionales

Un multiplexor es un selector de datos, mediante la selección de una entre varias

entradas de datos digitales . Por otra parte, el demultiplexor realiza la tarea

15 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

inversa, es decir, permite la distribución de datos desde una unica entrada a varias salidas.

Estos, tienen una entrada de habilitación la cual pone en

funcionamiento el circuito.

Respuesta 1:

multiplexor

Respuesta 2:

datos digitales

Respuesta 3:

demultiplexor

Respuesta 4:

(Dejó esto en blanco)

Sin responder Pregunta 17 0 / 3.75 pts

Los multiplexores, además de ser usados para la selección de datos, pueden funcionar
como generadores de funciones lógicas. Partiendo de una tabla de verdad, se seleccionan
los mintérminos y se ponen a un nivel de voltaje ALTO. Las demás entradas se ponen en
bajo. De esta manera, al poner en las entradas de selección la combinación adecuada, se
puede ver el resultado en la salida.

Para el siguiente circuito (asumiendo que las entradas y salidas están numeradas de arriba
abajo):

16 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

¿Quá valor hay en las salidas?

Sin responder Pregunta 18 0 / 3.75 pts

Los multiplexores son circuitos combinacionales con varias entradas y una única salida de datos. Están
dotados de entradas de control capaces de seleccionar una, y solo una, de las entradas de datos para
permitir su transmisión desde la entrada seleccionada hacia dicha salida.

Si las lineas o entradas de selección es M=5, cuantas entradas maximo son posibles de
controlar con el multiplexor.

17 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

Sin responder Pregunta 19 0 / 3.75 pts

Un programa de computador hace uso de apuntadores para almacenar las direcciones en


memoria de variables, estructura, funciones, entre otros. Dichas direcciones son mostradas
normalmente en formato hexadecimal.

Al leer dos direcciones en memoria, el computador le entrega la siguiente información


AA2C02FF y AA2C0300. Se puede decir que las dos direcciones:

Sin responder Pregunta 20 0 / 3.75 pts

La simplificación booleana consiste en un conjunto de postulados que permiten reducir una


expresión compleja lo más que se puede. En la siguiente tabla se presentan las reglas del
álgebra booleana:

18 de 19 11/04/2021 13:18
Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SI... https://poli.instructure.com/courses/21582/quizzes/71722

Utilizando las diferentes reglas del álgebra booleana, se podría decir que la siguiente
expresión:

(((W + W X) + W X) + W̄ Z)
Se puede reducir a:

Puntaje del examen: 20.63 de 75

19 de 19 11/04/2021 13:18

También podría gustarte