Está en la página 1de 20

Examen: Parcial - Escenario 4 https://poli.instructure.

com/courses/13907/quizzes/49124/take

Comenzado: 23 de mayo en 20:34

Pregunta 1 3.75 pts

1 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Todos los circuitos combinacionales vistos hasta ahora pueden ser representados
mediante sus tablas de verdad. De acuerdo con la siguiente tabla de verdad (A y B
son entradas, Y1-Y3 salidas):

Es posible afirmar que:

El circuito funciona como un comparador, con sus tres salidas características.

El circuito es un conversor de código, de binario a BCD.

El circuito es un sumador con acarreo.

La salida Y2 se puede implementar con una XOR.

Pregunta 2 3.75 pts

2 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Las compuertas NAND son reconocidas como compuertas universales. Como se


puede ver en la imagen, ellas permiten reemplazar cualquiera de las compuertas
básicas, haciendo más económica la fabricación de circuitos integrados (al usar un
único tipo

Teniendo en cuenta lo anterior, analice el circuito de la imagen:

Usted diría que este circuito:

Es un circuito sumador, que retorna la suma de los 2 números A y B.

Un decodificador de 2 líneas a 4 líneas, que activa algunas de las salidas, según el


código binario en la entrada.

Es un codificador, de 2 entradas y 4 salidas, que dada una de las entradas, genera su


correspondiente número binario en la salida.

Es un circuito conversor de binario a hexadecimal.

3 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Pregunta 3 3.75 pts

El uso de la lógica booleana tiene aplicaciones más allá de los circuitos digitales,
por ejemplo cuando nos encontramos con situaciones que requieren la toma de
decisiones y el uso de condicionales.

Una mamá le dice a su hijo: “Vamos a comer postre, puedes escoger entre helado
o brownie, pero no puedes comer los dos al tiempo”. Obviamente no comer postre
no es una opción en este caso.

Si usted tuviera que trasladar esta situación a un circuito digital utilizando


compuertas lógicas, usaría:

Una compuerta NAND, pues la mamá le dice que no puede comer dos cosas a la vez.

Una compuerta OR, porque si el niño come un postre o el otro estaría cumpliendo con la
condición.

Una compuerta XNOR, que permite simluar la situación en la que se debe cumplir una o
la otra únicamente.

Una compuerta XOR, pues es la que se activa únicamente cuando las dos entradas son
diferentes.

Pregunta 4 3.75 pts

La agrupación de datos en un mapa de Karnaugh se debe hacer siempre en


potencias de 2, desde 1 hasta 2n, siendo n el número de variables. Cuando se
tiene un mapa de Karnaugh de 4 variables, es posible entonces agrupar de a 1, 2,
4, 8 y 16 datos. Dados los siguientes mapas de Karnaugh:

4 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Los dos mapas permiten resolver problemas completamente opuestos.

La expresión resultante de ambos es equivalente y puede simplificarse como:

El circuito de la izquierda retorna la expresión

El circuito de la derecha retorna la expresión

Pregunta 5 3.75 pts

Los teoremas de De Morgan y el álgebra booleana permiten reducir expresiones


booleanas complejas. Esto a su vez permite utilizar el mínimo posible de
compuertas en un circuito digital.

La siguiente expresión: Utilizando los teoremas de De Morgan:

No es posible realizar una mayor simplificación.

Se puede simplicar como , al aplicar los Teoremas de DeMorgan y una doble


negación.

Se puede simplificar como , al aplicar una doble negación.

Se puede simplificar como .

5 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Pregunta 6 3.75 pts

Usted está diseñando un sistema para operaciones entre números booleanos de 4


bits. Sin embargo, no está seguro de si el resultado que entrega su circuito es
correcto.

Dados los números sin signo A: 1100 y B: 1001, el sistema debería retornar los
valores:

10101 para la suma, 0011 para la resta y 1101100 para la multiplicación.

No se pueden realizar las operaciones, pues los números no tienen signo.

01010 para la suma, 1100 para la resta y 0010011 para la multiplicación.

0011 para la suma, 10101 para la resta y 1100110 para la multiplicación.

Pregunta 7 3.75 pts

Un sistema de control cuenta con un sensor de temperatura que se utilizará para


medir dicha variable en el tiempo. La señal de los sensores es un valor de voltaje y
tiene la siguiente forma:

6 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

De acuerdo con la información recibida por los sensores, es posible afirmar que:

La señal es de tipo digital y puede ser usada en un circuito TTL.

La señal es analógica y requiere ser procesada para utilizarla en un circuito digital.

Como la señal tiene un voltaje mayor a 1,5 voltios y menor a 5 voltios, es compatible con
la tecnología TTL.

La señal es digital, pero requiere que se baje su nivel entre 0 y 1 voltio para usarla como
binario.

Pregunta 8 3.75 pts

La combinación de compuertas lógicas permite obtener nuevas compuertas


compuestas, tal es el caso de las compuertas NAND, NOR, XOR y XNOR.
Dependiendo del problema, es posible escoger una combinación de compuertas
que faciliten la solución del mismo.

Las puertas de un vagón de tren cuentan con sensores que permiten verificar si
una persona u objeto las obstruyen. Cada uno de estos sensores funcionan de la
siguiente manera:
• Hay un emisor de luz infrarroja en un extremo y un receptor en el otro.
• Si el espacio está vacío, el receptor recibe la luz infrarroja que cruza de un
extremo a otro y se genera una señal en ALTO.
• Cuando algo interrumpe el paso de la luz, el sensor no la detecta y genera una
señal en BAJO.
Se desea que cuando el conductor del tren mande la señal para cerrar puertas, el
sistema detecte si hay obstrucciones. De ser así, se activa una señal de alarma
(Que requiere un nivel ALTO para encenderse).

De acuerdo al montaje descrito, usted propondría:

Usar la lógica de una XOR, para detectar que las diferentes puertas estén o no
obstruidas.

Utilizar lógica inversa, con una compuerta negativa-AND.

7 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Hacer el montaje con una compuerta NAND, para tener una salida en bajo si no hay
obstrucciones.

Utilizar una compuerta AND, que detecte cuando todas las señales estén en ALTO.

Pregunta 9 3.75 pts

Un programa de computador hace uso de apuntadores para almacenar las


direcciones en memoria de variables, estructura, funciones, entre otros. Dichas
direcciones son mostradas normalmente en formato hexadecimal.

Al leer dos direcciones en memoria, el computador le entrega la siguiente


información AA2C02FF y AA2C0300. Se puede decir que las dos direcciones:

Se pueden representar en binario como: 101101 010110 000010 111111 y 101101 010110
000011 000000.

Son contiguas y tienen una extensión de 4 bits.

Lejanas, puesto que los números menos significativos 02FF y 0300 muestran que hay
muchas posiciones de separación entre los datos. Su longitud es de 64 bits.

Contiguas, con una extensión de 32 bits.

Pregunta 10 3.75 pts

Muchos de los elementos que funcionan de manera “automática” en nuestro


entorno están conformados por circuitos lógicos. Ejemplo de ellos son los
semáforos, los ascensores, el control de acceso de parqueaderos y sistemas de
transporte.

En un ascensor por ejemplo, cuando un usuario escoje uno de los pisos a los que
desea ir, es necesario convertir el botón ingresado a un código binario que la
tarjeta de control pueda reconocer. Esta es una tarea de:

8 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Codificación, de una entrada a varias salidas.

Codificación, de varias entradas a un valor binario.

Decodificación, de una entrada a varias salidas.

Decodificación, de varias entradas a un valor binario.

Pregunta 11 3.75 pts

Los multiplexores, además de ser usados para la selección de datos, pueden


funcionar como generadores de funciones lógicas. Partiendo de una tabla de
verdad, se seleccionan los mintérminos y se ponen a un nivel de voltaje ALTO. Las
demás entradas se ponen en bajo. De esta manera, al poner en las entradas de
selección la combinación adecuada, se puede ver el resultado en la salida.

Para el siguiente circuito (asumiendo que las entradas y salidas están numeradas
de arriba abajo):

¿Quá valor hay en las salidas?

9 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Y0 está en 0 y Y1 está en 1.

Y0 está en 1 y Y1 está en 1.

Y0 está en 0 y Y1 está en 0.

Y0 está en 1 y Y1 está en 0.

Pregunta 12 3.75 pts

La simplificación booleana consiste en un conjunto de postulados que permiten


reducir una expresión compleja lo más que se puede. En la siguiente tabla se
presentan las reglas del álgebra booleana:

Utilizando las diferentes reglas del álgebra booleana, se podría decir que la
siguiente expresión: Se puede reducir a:

10 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Pregunta 13 3.75 pts

Los teoremas de De Morgan son utilizados para la simplificación de expresiones,


donde una operación de negación se aplica simultáneamente a dos operandos
(bien sea que se estén multiplicando o sumando).

La siguiente expresión:

Utilizando los teoremas de De Morgan:

Se puede aplicar la negación al primer término y dejar como

Se puede simplificar a .

No es posible realizar una mayor simplificación.

Se separa el primer término y queda

Pregunta 14 3.75 pts

Los mapas de Karnaugh constituyen un método gráfico que facilita la simplificación


de expresiones booleanas. Este método parte de las expresiones estándar (Suma
de Productos o Producto de Sumas) y permite generar las expresiones más
simplificadas posibles (expresiones mínimas). Dado el siguiente mapa de
Karnaugh:

11 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Uno de los siguientes enunciados no es correcto:

La expresión de Producto de Sumas es

La expresión completa es

La expresión Suma de Productos es

La expresión mínima está dada por

Pregunta 15 3.75 pts

Una expresión “suma de productos” (SOP, sum of products) está conformada por
varios términos productos (multiplicación booleana) de literales (variable afirmada
o negada) que se agrupan en una suma booleana. Dada la siguiente tabla de
verdad:

12 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

13 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Es posible afirmar que la “suma de productos” asociada es:

La que contiene los mintérminos

Igual a los términos

La que contiene los maxtérminos , , ,

La conformada por la expresión

Pregunta 16 3.75 pts

14 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Una expresión “producto de sumas” (POS, product of sums) está conformada por
varios términos suma (suma booleana) de literales que se agrupan en un producto
booleano. Dado el siguiente circuito:

Se podría decir que:

No se puede representar por producto de sumas, es necesario simplificarlo más.

Es el resultado de los maxtérminos y , es decir

Es Igual a los mintérminos y , es decir .

Se puede representar como una suma de productos usando los mintérminos


y .

Pregunta 17 3.75 pts

El complemento a 2 es un método muy utilizado en los circuitos aritméticos,


particularmente cuando se requiere hacer resta o manejar números con signo.

En un circuito restador, el complemento a 2 se implementa:

Negando el resultado obtenido de la suma de los dos números y luego sumando 1.

Sumando un número más el complemento a 1 del otro, con acarreo de entrada de 1.

Negando las dos entradas a sumar y agregando un 1 desde el acarreo de entrada.

15 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Mediante inversores, se obtiene el complemento a 2 y se suma con otro número, sin


acarreo.

Pregunta 18 3.75 pts

La paridad es un método de detección de errores muy utilizado, debido a la


facilidad de su implementación. Tanto el emisor como el receptor deben estar de
acuerdo en cuanto al método de detección para poder verificar que la información
sea recibida correctamente.

Con el fin de recibir un mensaje utilizando el método de paridad impar, se debe


verificar si un circuito digital está diseñado para funcionar con el protocolo del
emisor. Usted tiene conocimiento que el circuito implementado en el receptor es el
siguiente:

Sabiendo que la salida de ERROR se debe activar cuando haya un error en la


paridad, usted deberá entonces:

El circuito está bien así como está montado, pues detecta la paridad impar.

Se deben cambiar todas las compuertas a XNOR.

Modificar el circuito, pues este no es detector de paridad, sino generador de paridad.

Cambiar la compuerta XNOR por una XOR, de tal manera que el bit de paridad no active
la salida de error.

16 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Pregunta 19 3.75 pts

Los circuitos combinacionales se pueden representar de acuerdo a la siguiente


figura.

En esta se puede ver la relación entre entradas y salidas, así como la


realimentación de las salidas en las entradas, que es posible en un circuito de este
tipo.

Se está diseñando un sistema digital utilizando lógica combinacional, para lo cual


le hacen entrega de un listado de requerimientos. De acuerdo con el siguiente
listado, ¿cuál de los siguientes requerimientos no es realizable mediante lógica
combinacional?

La información que hay en los diferentes puertos de entrada se deberá poder dirigir hacia
un bus de datos, seleccionando la dirección respectiva del puerto y un ENABLE.

Si el usuario cambia la dirección de selección, se deberá guardar la información


disponible en el bus de datos hasta que oprima nuevamente el ENABLE, mediante una
realimentación de la salida a la entrada.

La información dispuesta en el bus de datos se podrá direccionar hacia las diferentes


tarjetas internas del sistema digital.

La información que llegue a la tarjeta de visualización, deberá convertirse a un código


adecuado para ser mostrada en una matriz de LEDs.

17 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Pregunta 20 3.75 pts

Las compuertas lógicas permiten operaciones de tipo lógico utilizando datos


digitales. Las compuertas básicas son: NOT, AND y OR. Cada una de estas
compuertas se puede representar mediante una tabla de verdad. Luego de hacer
algunas mediciones en su circuito, usted se encuentra con la siguiente tabla de
verdad:

18 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Al hacer el análisis de la tabla, usted podría concluir que:

No es posible utlizar una compuerta AND, pues los datos tienen más de dos entradas.

No es posible representar esta tabla de verdad con compuertas básicas.

19 de 20 23/05/2020, 9:12 p. m.
Examen: Parcial - Escenario 4 https://poli.instructure.com/courses/13907/quizzes/49124/take

Se trata de una compuerta OR, ya que la salida se pone en ALTO cuando alguna de las 3
entradas está en ALTO.

Se trata de una compuerta AND, puesto que la salida sólo está en ALTO para todas las
entradas en ALTO.

No hay datos nuevos para guardar. Última comprobación a las 21:11

20 de 20 23/05/2020, 9:12 p. m.

También podría gustarte