Está en la página 1de 4

1

Laboratorio de Electrónica Análoga y Digital


Informe 5

Michael Jimenez, Juan Manuel Sánchez, Aldair Rojas


{ m.jimenez@utp.edu.co , Juanma-555@utp.edu.co, a.rojas@utp.edu.co }
Resumen: Este documento presenta las bases teóricas paraGrupo 2
diseñar circuitos lógicos en Laboratorio
el softwaredeProteus análoga y digital - 1.
utilizando
electrónica Deja de
Programa pasar o corta
Ingeniería señales eléctricas a partir de una
Eléctrica
como elementos de diseño transistoresUniversidad
FET, Mosfet pequeña
y BJT. de Pereira- octubre
Tecnológica señal
27 de 2020de mando.
El objetivo principal de la practica es que al final de esta el 2. Funciona como un elemento Amplificador de señales.
estudiante este en la capacidad de entender como trabajan
los transistores como componentes básicos en los elementos Existen al menos 2 tipos básicos de transistor:
digitales, además de comprender cual es el estado de corte y
saturación de un transistor. La práctica está compuesta por a) Transistor bipolar o BJT:
5 puntos en los cuales se propone implementar algunas Entre los tipos básicos de transistores bipolares encontramos:
compuertas lógicas básicas haciendo uso de transistores,
una vez se ha montado el diseño se verifica su correcto Transistor NPN: para este caso un cristal P este situado entre 2
funcionamiento mediante la tabla de la verdad; también se cristales N, este tipo de transistor es el más común.
propone la implementación de algunas funciones lógicas y Transistor PNP: en este caso un cristal N este situado entre dos
la obtención de la tabla de la verdad para dicha función, las cristales P.
tablas de la verdad y el análisis de resultados para cada uno
de los puntos se presentan a continuación. Debido a que en cada uno de los cristales se realiza un
contacto metálico, este transistor se compone de tres
Abstract: This document presents the theoretical basis for terminales:
designing logic circuits in the Proteus software using FET,
Mosfet and BJT transistors as design elements. The main Emisor (E): se encarga de proporcionar portadores de carga.
objective of the practice is that at the end of it the student will Colector (C): Se encarga de recoger portadores de carga.
be able to understand how transistors work as basic Base (B): controla el paso de corriente a través del transistor,
components in digital elements, as well as to understand básicamente es la que lo regula.
which is the cut and saturation state of a transistor. The
practice is composed by 5 points in which it is proposed to En la Fig.1 se muestran las partes de un transistor bipolar.
implement some basic logic gates using transistors, once the
design has been assembled its correct operation is verified by
means of the truth table; it is also proposed to implement some
logic functions and to obtain the truth table for such function,
the truth tables and the analysis of results for each one of the
points are presented below.

Palabras clave— Compuertas lógicas, transistores Mosfet,


Transistores BJT, corte y saturación, Proteus.

I. INTRODUCCIÓN.

Un transistor es un dispositivo electrónico semiconductor el


cual se utiliza para entregar una señal de salida en respuesta a
una señal de entrada, este elemento es básicamente un Fig.1 partes de un transistor BJT.[1]
componente que tiene 2 funciones principales:
b) Transistor de efecto de campo, FET o unipolar:
Es un transistor que se basa en el campo eléctrico para
controlar la forma y la conductividad de un canal que

2

transporta un solo tipo de portador de carga, el cual esta hecho


de un material semiconductor, debido a esto también se le
conoce como transistor unipolar. Este transistor se clasifica en A B X
canal N y canal P y a diferencia de los transistores bipolares, 0 0 0
los terminales de estos transistores se llaman compuerta
0 1 0
(Gate), fuente (Sourse) y drenador (Drian), como se muestra
en la Fig.2. 1 0 0
1 1 1
Tabla 1. Tabla de la verdad compuerta lógica AND.

La Fig.3 mostrada a continuación muestra el circuito lógico de


la compuerta AND implementado en el software Proteus
haciendo uso de transistores BJT de tipo NPN:

Fig.2 Partes de un transistor FET.[1]

Compuertas lógicas:

Es un dispositivo electrónico con una función booleana, las


cuales pueden sumar, restar, multiplicar, negar o afirmar, o
puede excluir de acuerdo con sus propiedades lógicas. Son
dispositivos de conmutación integrados en un chip, los cuales
tienen como objetivo conseguir que las condiciones de cada
compuerta lógica se cumplan.

A continuación, se enumeran algunas de las compuertas


lógicas más comunes:

1. Compuertas YES: La condición lógica de la entrada


será la misma de la salida.
2. Compuerta NOT: La condición lógica de la entrada Fig. 3 Compuerta lógica AND implementada con transistores
será lo contrario de la salida. BJT.
3. Compuerta AND: La salida será 1, siempre y cuando
las entradas A y B estén en 1. Una vez montado el circuito en proteus se verifico que este
4. Compuerta NAND: La salida será 0, siempre y funcionando correctamente, finalmente se comprobó que en
cuando las entradas A y B estén en 1. efecto la compuerta trabaja correctamente, debido que al ser
5. Compuerta OR: La salida será 1 siempre y cuando la una compuerta AND, esta únicamente me arroja un 1 a la
entrada A o la entrada B estén en 1. salida siempre y cuando las entradas estén en 1, de lo contrario
6. Compuerta NOR: Su función es igual que OR, pero la salida será siempre cero.
su salida invertida. [1]
2. Implementar con transistores la compuerta OR y
verificar su funcionamiento por medio de la tabla
II. CONTENIDO. de la verdad.

1. Implementar con transistores la compuerta AND La tabla 2. Muestra la tabla de la verdad correspondiente para
y verificar su funcionamiento por medio de la la compuerta lógica OR.
tabla de la verdad.
A B X
La Tabla 1. muestra la tabla de la verdad correspondiente para 0 0 0
la compuerta lógica AND: 0 1 1
1 0 1
1 1 1
3

Tabla 2. Tabla de la verdad compuerta lógica OR. 4. Por medio de transistores implementar la función
lógica del punto anterior.
La Fig.4 mostrada a continuación muestra el circuito lógico de
la compuerta OR implementado en el software Proteus Para la Tabla III. del punto anterior, se implementó el circuito
haciendo uso de transistores BJT de tipo NPN: lógico en Proteus, el cual se muestra a continuación en la
Fig.5:

Fig. 5 Función lógica implementada en Proteus.

Para la Fig.5 implementada en proteus se puede comprobar


que el procedimiento analítico obtenido en el punto 3
concuerda con los resultados obtenidos en la simulación, y
concuerdan con los valores de salida de la tabla de la verdad,
este circuito se implementó haciendo uso de dos compuertas
Fig. 4 compuerta lógica implementada en Proteus. lógicas AND para las multiplicaciones y una compuerta lógica
OR para la suma, aunque podía haberse reducido más la
En la Fig.4 implementada en Proteus mediante dos transistores expresión y utilizar únicamente una sola compuerta AND y
2N2222 como se muestra, para el estudio de la compuerta OR una sola compuerta OR, quedando la expresión así:
que es la suma de dos entradas, además los resultados f ( x , y , z )= y∗( x + z)
obtenidos son los esperados como se muestra en la tabla de
En la vida real siempre se busca obtener la menor expresión
verdad de éstas.
para una función lógica, esto debido a que se utilizan menos
compuertas lo que se refleja en menos costos asociados a la
3. Obtener la tabla de la verdad de la siguiente
implementación del diseño.
función lógica:

f ( x , y , z )=xy + yz Ecuación 1 5. Obtener la tabla de la verdad de la siguiente


función lógica.
La Tabla 3. Muestra la tabla de la verdad para esta función
lógica: f ( x , y , z )=xz + ý z+ ź Ecuación 2
X Y Z F (X, Y, Z)
La tabla 4. Muestra la tabla de la verdad para esta función
0 0 0 0 lógica:
0 0 1 0 X Y Z F (X, Y, Z)
0 1 0 0 0 0 0 1
0 1 1 1 0 0 1 1
1 0 0 0 0 1 0 1
1 0 1 0 0 1 1 0
1 1 0 1 1 0 0 1
1 1 1 1 1 0 1 1
1 1 0 1
Tabla 3. Tabla de la verdad para la función lógica f (x, y, z)
1 1 1 1
4

Tabla 4. Tabla de la verdad para la función lógica f (x, y, z) corresponde con los valores de salida de la tabla de la verdad,
para este circuito se hizo uso de 2 compuertas lógicas OR y 2
NOT por medio de transistores 2N2222 como se puede
apreciar de la figura anterior, mediante un proceso algebraico
se redujo la ecuación 2 a la siguiente expresión:

f ( x , y , z )=x + ý + ź Ecuación 3

III. CONCLUSIONES

-En la utilización de las compuertas lógicas and y or por


medio de transistores se concluye que al moverse entre la
región de saturación y corte se puede utilizar el transistor
como un relé, el cual manejamos a nuestra conveniencia para
simular estas compuertas.
-Con la ayuda del algebra booleana, los mapas de Karnaugh,
se pudo simplificar las funciones dadas por la guía, con las
compuertas lógicas and y or previamente analizadas se logra
llegar a los resultados de los ejercicios propuestos.

IV. BIBLIOGRAFIA

[1] Mis Tareas. 2020. Compuertas Lógicas Con Transistores –


Mis Tareas. [online] Available at:
<https://mistareasbc.wordpress.com/tag/compuertas-logicas-
con-transistores/> [Accessed 28 October 2020].

Fig.6 procedimiento para la tabla de la verdad.

6. Por medio de transistores implementar la función


lógica del punto anterior.

Para la Tabla del punto anterior, se implementó el


circuito lógico en Proteus, el cual se muestra a
continuación en la Fig.6

Fig. 7 Función lógica implementada en Proteus.

Para la Fig.6 implementada en Proteus se puede comprobar


que el procedimiento analítico obtenido en el punto 5
concuerda con los resultados obtenidos en la simulación, y

También podría gustarte