Está en la página 1de 3

1

Laboratorio de compuertas lógicas


Pérez Daniel, danielperezc@usantotomas.edu.co
Rodriguez Laura, laurasrodriguez@usantotomas.edu.co
Vergara Camilo, camilo.vergara@usantotomas.edu.co
Universidad Santo Tomás.
Agosto 2020

• Transistor MOSFET canal n:


Resumen—Este documento presenta los resultados obtenidos Posee cuatro terminales, esta genera un campo capaz
durante el primer laboratorio basado en la creación de de transportar el voltaje suministrado por la entrada,
compuertas lógicas mediante simulaciones y su respectivo impide el paso de corriente por lo tanto su
análisis para su óptimo funcionamiento. Se ven reflejados los funcionamiento se basa solo en tensión. Es el
circuitos esquemáticos y sus resultados por medio de graficas. transistor más utilizado en los dispositivos
Palabras claves: Transistor, compuertas lógicas, tiempo de electrónicos, este transistor es rico en electro y logra la
retardo. mayor tensión en su terminal gate
Abstract— This document presents the results obtained during
the first laboratory based on the creation of logic gates through
simulations and their respective analysis for their optimal
operation. The schematic circuits and their results are reflected
by means of graphs.
Key words: Transistor, logic gates, delay time.

I. INTRODUCCIÓN
Figura 1. Transistor MOSFET canal n
En el presente trabajo se muestra el funcionamiento de 3
compuertas lógicas (AND, NAND, NOR) y su simulación en
• Transistor MOSFET canal p:
un software, para comprobar su producto lógico y su correcto A diferencia del MOSFET canal n, debe ser
funcionamiento, además de los elementos utilizados en la alimentado con voltajes negativos, su flujo de
creación de estos como los transistores mosfet canal p y canal corriente aumentara dependiendo de que tan negativa
n, y en su salida un condensador que simulara lo que en la sea la terminal, los electrones son expulsados hacia la
practica se conoce como capacitancias parasitas. capa de oxido produciendo una corriente.

II. MARCO TEÓRICO


En el siguiente apartado se describen algunos conceptos
utilizados para el desarrollo del laboratorio.

I. Compuertas lógicas
Están conformadas por 2 entradas y una salida, o algunas
compuertas solo poseen una entrada y una salida, las
compuertas están programadas para recibir solo datos binarios Figura 2. Transistor MOSFET canal p
0 y 1, siendo los valores de entrada 0 voltios y de 3 a 5 voltios
respectivamente. Cada compuerta realiza operaciones III. Capacitancias parasitas
diferentes por lo tanto sus valores de salida varían con respecto Es un efecto adicional de los circuitos eléctricos causados
a las entradas. por la proximidad de 2 de sus componentes que pueden
causar un efecto de campo, puede causar que los valores
II. Transistor MOSFET de salida del circuito no sean los ideales debido a que los
Este tipo de transistores son usados en la mayoría de circuitos componentes pueden almacenar energía (condensador,
integrados, genera un efecto de campo que permite el flujo de bobina, entre otros.). Este efecto suele observarse mas en
entre la fuente y el emisor, incrementa la conductividad los cambios de frecuencia dado que a mayor frecuencia las
eléctrica, además, puede ser capaz de amplificar voltaje en un capacitancias suelen ser menores.
circuito y realizar conmutación:
IV. Retardo de propagación
Este suele aparecer en las señales de salida de una
compuerta lógica, es el tiempo que suele tomar de pasar a
LOW A HIGH y vicerversa, este tiempo se mide desde la
*Primer laboratorio de la materia de sistemas digitales. pendiente de la señal de salida, existen 2 tipos de de retarde
de propagación: el tiempo de subida y el tiembo de bajada,
2

ambos se miden igual

Figura 6. Señal de salida del circuito


Figura 3. Retardo de propagación

III. ANÁLISIS DE RESULTADOS


Se utilizaron los siguientes valores para la simulación de las
compuertas lógicas
Entrada A:
Amplitud=5 voltios con una fuente de pulsos.
Frecuencia=50KHz
Entrada B:
Amplitud=5 voltios con una fuente de pulsos. Figura 7. Medición del tiempo de retardo
Frecuencia=100KHz
Condensador=1pF Tiempo de retardo de la compuerta=8,87nano segundos

COMPUERTA I (AND) COMPUERTA II (NAND)


Esta compuerta solo funciona cuando sus 2 entradas tienen el El funcionamiento de esta compuerta es el inverso de la and,
valor lógico uno, en las siguientes figuras se verá representada lo que quiere decir que funciona en condiciones optimas
esta compuerta y su funcionamiento cuando ambas entradas de cuando ambas entradas no toman el valor de encendido, si al
voltaje obtenían un valor de 5 voltios. menos una de las 2 está encendida, la compuerta en su salida
cambiara de estado a encendida

Figura 4. Tabla de verdad compuerta and


Figura 8. Tabla de verdad compuerta nand

Figura 5. Circuito esquemático compuerta and

Figura 9. Circuito esquemático compuerta nand


3

Figura 14. Señal de salida del circuito


Figura 10. Señal de salida del circuito

Figura 11. Medición del tiempo de retardo Figura 15. Medición del tiempo de retardo

Tiempo de retardo de la compuerta=8,4 nano segundos


Tiempo de retardo de la compuerta= 46,700 nano segundos
COMPUERTA II (NOR)
IV. CONCLUSIONES
Esta compuerta es conocida como el inverso de la compuerta
or, cuando sus 2 entradas no permiten el flujo de corriente su Se puede observar que el tiempo de retardo de la compuerta
salida presenta voltaje en la salida, como se muestra en la tabla and es mayor a los tiempos de la compuerta nand y nor, dado
de verdad. que estos utilizan menos transistores que la primera compuerta,
por lo tanto, el tiempo de respuesta de la compuerta en general
es menor. Además, se puede evidenciar la presencia de
capacitancias parasitas mínimas en las gráficas análogas de la
salida de la compuerta, se evidencias como pequeñas curvas o
picos en los resultados, ya que este tipo de fenómenos pueden
afectar los circuitos digitales en cuanto los tiempos de subida y
bajada, y en los cálculos de retardo de propagación no fueron
los ideales gracias a este efecto.

Figura 12. Tabla de verdad compuerta nand V. REFERENCIAS


[1 [Online]. Available:
https://www.diarioelectronicohoy.com/blog/el-transistor-
mosfet
[2] [Online]. Available:http://panamahitek.com/que-es-y-
como-funciona-un-mosfet/
[3] Bakshi U.A (2007), Electronic circiuits, “The depletion
mode MOSFET”
[4]Floyd Thomas (2002), Dispositivos electrónicos

Figura 13. Circuito esquemático compuerta nor

También podría gustarte