Documentos de Académico
Documentos de Profesional
Documentos de Cultura
CIRCUITOS DIGITALES
LABORATORIO No3
INTRODUCCION A VHDL Y USO DEL MAX PLUS II
OBJETIVO:
INTRODUCCIÓN:
Entidad: La entidad, nos sirve para relacionar nuestro diseño con el mundo exterior, es decir,
analizamos lo que tratamos de crear como una "caja negra", de la que sólo conocemos sus
entradas, salidas y la disposición de las mismas.
Sintaxis:
entity identificador is
[genéricos]
[puertos]
end [identificador];
Cada señal en una declaración de entidad está referida a un puerto (o grupo de señales), el cual
es análogo a un(os) pin(es) del símbolo esquemático. Un puerto es un objeto de información, el
cual puede ser usado en expresiones y a la vez se le pueden asignar valores. A cada puerto se le
debe asignar un nombre válido.
El modo determina como las sentencias de la arquitectura pueden acceder al puerto. Tenemos 4
tipos de modos:
- in: es de sólo lectura (no se puede escribir).
- out: es de sólo escritura (no se puede leer).
Sintaxis:
architecture nombre of entidad is
- - Zona de declaración
begin
sentencias concurrentes;
sentencias concurrentes;
sentencias concurrentes;
end nombre;
Para describir una arquitectura podemos utilizar tres estilos, teniendo cada uno su propio nivel de
abstracción:
- Estilo algorítmico (behavioral)
- Estilo flujo de datos (dataflow)
- Estilo estructural (structure)
Cada estilo está basado en sentencias concurrentes que determinan el grado de abstracción del
circuito a diseñar, así tenemos que el estilo algorítmico se caracteriza por utilizar las sentencias de
los lenguajes de alto nivel, el estilo flujo de datos basado en sentencias que asignan valores a una
señal y el estilo estructural que permite interconectar componentes ya elaborados.
En cada uno de los estilos de modelado se utiliza la sentencia de asignación de señales: <=, para
esto hay que tener en cuenta que:
- Las señales a ambos lados del operador de asignación (<=) deben ser del mismo tipo.
- Si hay varias asignaciones a la misma señal en un mismo proceso, prevalece el valor de la
última asignación.
- Las asignaciones a señales pueden aparecer en sentencias concurrentes (estilo flujo de
datos) o sentencias secuenciales (estilo algorítmico).
En la arquitectura las sentencias concurrentes hacen referencia en todo momento a señales, estas
señales pueden ser puertos. La señal es un tipo de objeto en VHDL que puede cambiar de valor
y tiene un modelo de retardo asociado.
Tipo: El VHDL es un lenguaje de programación donde los objetos a utilizar (señales, variables,
constantes) deben tener asignado un tipo. El tipo define el conjunto de valores que pueden tomar
los objetos. Así tenemos por ejemplo el tipo bit (declarado en el paquete Standard de la biblioteca
STD) como:
Indica que el tipo bit sólo puede tomar los valores: '0' y '1'. Este es un tipo básico y con el ya
podemos crear puertos y nodos internos para interconectar los circuitos digitales. Pero hay un
inconveniente: este tipo no permite implementar componentes cuya salida pueda tomar un valor
de alta impedancia (Z), no se pueden realizar operaciones aritméticas (sólo lógicas) ya que no hay
implementadas funciones para tal fin con este tipo y tampoco pueden unirse más de una señal
sobre salidas de varios circuitos porque el tipo bit tampoco tiene asociado una función que permita
resolver las múltiples asignaciones a un mismo objeto. Por esta razón es preferible utilizar el tipo de
dato std_logic que se encuentra en el paquete STD_LOGIC_1164 de la biblioteca IEEE. El tipo
std_logic es un tipo de dato multivaluado como se muestra en parte de la descripción del paquete:
El tipo de dato utilizado por lo general std_logic (que es un sub-tipo del tipo std_ulogic) por las
ventajas que hemos mencionado en el párrafo anterior. Para poder utilizar este tipo de dato en el
programa VHDL debemos declarar previamente en que paquete se encuentra y a que biblioteca
pertenece el paquete, para esto utilizamos las siguientes sentencias:
Con ello tenemos la posibilidad de utilizar todos los elementos que se encuentran declarados en
los paquetes: STD_LOGIC_1164, STD_LOGIC_ARITH y STD_LOGIC_UNSIGNED. En el paquete
STD_LOGIC_1164 encontramos la declaración de tipos y subtipos de datos, funciones de
conversión de un tipo a otro. En el paquete STD_LOGIC_ARITH encontramos funciones
aritméticas, lógicas y de relación que se puede utilizar entre los objetos declarados con tipos de
datos STD_LOGIC ó STD_LOGIC_VECTOR. El paquete STD_LOGIC_UNSIGNED complementa al
paquete STD_LOGIC_ARITH con operaciones aritméticas sin tener en cuenta los bits de signo.
Este estilo se caracteriza por utilizar las asignaciones concurrentes a señales (ACS). Tenemos 3 tipos
de ACS:
- ACS única
- ACS condicional
- ACS selectiva
Estas sentencias terminan asignando un valor a una señal después de evaluar toda una expresión,
esta evaluación se realiza cuando ocurre un evento en una de las señales que se encuentran a la
derecha del símbolo de asignación a señal (<=).
ACS única: se basa en expresiones muy parecidas a las ecuaciones booleanas, en la mayoría de los
casos se expresan en suma de términos producto.
Sintaxis:
señal <= expresión;
ACS condicional: se basa en expresiones que deben evaluar una condición y dependiendo de la
respuesta terminan asignando el resultado de la expresión a la señal.
Sintaxis:
señal <= expresión1 when condición1 else expresión2;
En la declaración anterior se nota que hay una prioridad en la asignación a señal, por ejemplo
para que la señal tome el resultado de la expresión3 debe cumplirse que la condición1 y
condición2 sean falsas y la condición3 sea verdadera. La prioridad la tiene la condición1, si esta
no se cumple se pasa a evaluar la condición2, si esta no se cumple se pasa a evaluar la condición3
y así sucesivamente se evalúan todas las condiciones hasta que cumpla alguna de ellas.
Hay que aclarar que siempre se termina evaluando una expresión y asignando la respuesta a la
señal así no se cumpla ninguna condición.
- compuerta AND:
- multiplexor de 2 a 1:
- en el siguiente circuito:
- decodificador de 3 a 8;
ACS selectivo: se utiliza mucho para implementar tablas de verdad de pequeños circuitos. Se evalúa
una expresión (la que sigue a la palabra with) y de acuerdo al valor que tome se le asigna a la
señal la respuesta de una expresión. Veamos su sintaxis:
Esta sentencia requiere que se especifique todos los posibles valores que puede tomar la expresión
a evaluar, por lo que generalmente la sentencia se escribe de la siguiente manera:
Con la palabra others se está cubriendo el resto de valores que no han sido especificados en la
sentencia. Veamos algunos ejemplos:
- compuerta AND:
- multiplexor de 2 a 1:
Asumimos que SEL puede tomar otros valores a parte de ‘0’ y ‘1’ (tipo std_logic).
- Decoder de 2 a 4:
Si es que indica algún tipo de error debe corregirlos antes de pasar al siguiente punto. A
continuación vamos a simular el circuito diseñado.
Pulse el botón List y los nodos disponibles selecciónelos pulsando el botón: => Pulse OK.
Debe tener la siguiente forma de señales de entrada y salida:
Como puede notar todas las entrada se les asigna por defecto el valor 0 y las salidas tienen
un valor indeterminado. Debemos asignar los valores que deseamos que tomen las
entradas en función del tiempo. Para esto contamos con los siguientes botones:
Invierte la señal.
Señal de reloj.
Asigna un valor de cuenta a un nodo o grupo tomando como referencia el tamaño del
paso.
Para asignar un valor en un determinado tiempo para un nodo, sólo debemos de arrastrar el ratón
pulsando el botón izquierdo por todo el intervalo de tiempo que deseamos fijar y posteriormente
pulsar uno de los botones descritos anteriormente.
Pulse este botón para ajustar todo el tiempo de simulación (por defecto es de 0ns
a 1us).
Con esta opción separa el grupo e en bits de manera individual mostrándose la siguiente
ventana:
Para saber cual es el menor tiempo que podemos asignar un valor seleccionamos del menú
Options el comando: Grid Size mostrándose la siguiente ventana:
Para asignar un valor en un determinado tiempo para un nodo, sólo debemos de arrastrar
el ratón pulsando el botón izquierdo por todo el intervalo de tiempo que deseamos fijar y
posteriormente pulsar uno de los botones descritos anteriormente.
Vamos a asignarles valores de señales periódicas. Para eso seleccione el nodo e0 y pulse
el botón:
Ahora con lo aprendido hasta el momento realice las siguientes asignaciones de estímulos
a las señales de entrada:
Para lograr los valores que toma el nodo sel se utilizó el botón
Pulse Aceptar y luego en la ventana del Simulador pulse el botón Open SCF Mostrádose
el resultado de la simulación:
Como puede apreciar la señal z de salida toma el valor de la señal e0 cuando el valor de
la señal sel toma el valor de 00. Lo mismo pasa para las otras señales.
1. Se desea implementar un circuito que active la alarma (Z) cuando se cumplan las
siguientes condiciones:
INTEGRANTES: