Está en la página 1de 4

UNIVERSIDAD MAYOR DE SAN

SIMÓN

FACULTAD DE CIENCIAS Y
TECNOLOGÍA

INFORME DE LABORATORIO
Semestre

Carrera:
Estudiante:
Materia:
Docente:
Grupo:

Cochabamba-Bolivia
Objetivos:

• Familiarizarse con la nomenclatura de datos que proporciona el fabricante, aparatos de


prueba y disposición física de los transistores de efecto de campo
• Diseñar y verificar experimentalmente la polarización de una etapa amplificadora que
opere en un punto de operación de C.D deseando atendiendo a las especificaciones de
ganancia, oscilación, simétrica máxima e impedancias de entrada y de salida

Material

• Transistor FET
• Resistencias
• 2 capacitores

Realice el diseño he incluya todos sus cálculos en el presente laboratorio:

• Disenar la polarización para una etapa amplificadora usando un JFET


• Escoger el punto de operación para la oscilación simétrica máxima
• Seleccionar el JFET canal N y a partir de los datos del fabricante
• Calcular Rg, Rd Rs de acuerdo a las especificaciones

Practica de laboratorio

Utilice los valores de componentes que manejo para la simulación y arme el circuito
Estudio del punto de operación Q

Al igual que en la simulación se pretende determinar en forma practica la posición del punto Q

SIN CAPACITOR EN EMISOR CON CAPACITOR EN EMISOR

Punto Q Vdsq Idq Vdsq Idq

Calculado 10 V 2.81 mA 10 V 2.81 mA

Medido 14.48 V 1.55 mA 14.48 V 1.55 mA

Análisis a pequeña señal

Ahora termine de hacer las conexiones necesarias, es decir que introduzca el generador de señales
y los capacitores, luego proceda a completar la siguiente tabla

Ganancia de voltaje Impedancia de entrada Impedancia de salida

Sin C3 Con C3 Sin C3 Con C3 Sin C3 Con C3

Calculado -3.16 -5.56 1M Ω 1M Ω 3.16K Ω 0.33Ω

simulado -7.106 -12.898 955k Ω 1M Ω 3KΩ 0.27Ω

Hoja de cálculos:

También podría gustarte