Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Preinforme 5
Preinforme 5
INGENIERÍA ELECTRÓNICA
LABORATORIO DE ELECTRÓNICA DIGITAL
PREINFORME PRÁCTICA No.5
CONVERTIDORES DE CÓDIGO
JOSEPH BRAYAN SMITH CAICEDO SÁENZ 20171156180
FREDY ALEXANDER CHOCONTA FERREIRA 20172161492
20 DE DICIEMBRE DE 2019
PROBLEMA:
PROCESO DE DISEÑO:
Salida Entrada
AIKEN (Entradas) BCD (Salidas)
Decodificador Codificador
N°
A A’
D(MSB) C B O I D’(MSB) C’ B’
(LSB) (LSB)
0 0 0 0 0 O0 0 0 0 0
1 0 0 0 1 O1 I1 0 0 0 1
2 0 0 1 0 O2 I2 0 0 1 0
3 0 0 1 1 O3 I3 0 0 1 1
4 0 1 0 0 O4 I4 0 1 0 0
5 1 0 1 1 O11 I5 0 1 0 1
6 1 1 0 0 O12 I6 0 1 1 0
7 1 1 0 1 O13 I7 0 1 1 1
8 1 1 1 0 O14 I8 1 0 0 0
9 1 1 1 1 O15 I9 1 0 0 1
Entrada
Para introducir el código Aiken se utiliza un DIP Switch de 4 posiciones que estará
conectado con los respectivos resistores.
ETAPA DECODIFICADORA
Esta etapa está compuesta por dos decodificadores 74LS138 que se conectan en
cascada para obtener un sistema decodificador de 4 entradas y 16 salidas. La función
de esta etapa es recibir una combinación del código Aiken para activar una de las 10
salidas posibles y enviar la información a la etapa codificadora. Debido a que el
codificador funciona con sistema binario es necesario considerar que el código Aiken
en términos generales activará las salidas correspondientes del 11 al 15 de modo que
es necesario conectar dichas salidas como si fueran los correspondientes dígitos del 5
al 9 para el código Aiken en la etapa codificadora.
ETAPA CODIFICADORA
Esta etapa está compuesta por el codificador 74LS147. La función de esta etapa es
recibir la información del decodificador que permitirá activar alguna entrada para
producir el correspondiente código BCD, en el caso del cero este se obtiene al no
tener ninguna entrada activa. Como ya se mencionó las salidas del decodificador
están conectadas de tal forma que se pueda obtener el digito correspondiente al
código Aiken para realizar la conversión equivalente a BCD. Debido a que las salidas
se activan en bajo es necesario 1 negación en cada salida, para este caso se utiliza la
compuerta NAND 74LS00.
ETAPA DE VISUALIZACIÓN
La etapa final consta del decodificador 74LS47 para controlar el display de 7
segmentos de cátodo común con los respectivos resistores intermedios. Esta etapa se
encarga de recibir el código BCD y representar su digito equivalente para visualizar la
correcta conversión en cada caso, donde se deben evidenciar los dígitos del 0 al 9
para cada entrada de código Aiken.
RESISTENCIAS DISPLAY:
2
( V CC −V LED −V OLtip ) (5 V −2.1−0.35 V )2
P RL= = =29.5568 mW
RL 220 Ω
RESISTENCIA PULL-UP:
V CC −V IH mín 5 V −2 V
R PU = = =75 KΩ
I IH 40 µA
Cálculos de potencia:
2
( V CC−V IH mín ) ( 5 V −2 V )2
P PU = = =109.756 µW
RPU 82 KΩ
Salida Entrada
AIKEN (Entradas) (V) BCD (Salidas) (V)
Decodificador Codificador
N°
A A’
D(MSB) C B O I D’(MSB) C’ B’
(LSB) (LSB)
0. 0. 0.
0 0.8 0.8 0.8 O0 0.5 0.5
8 5 5
0. 0. 0.
1 0.8 0.8 2 O1 I1 0.5 2.7
8 5 5
0. 2.
2 0.8 0.8 2 0.8 O2 I2 0.5 0.5
5 7
0. 2.
3 0.8 0.8 2 2 O3 I3 0.5 2.7
5 7
4 0.8 2 0. 0.8 O4 I4 0.5 2. 0. 0.5
8 7 5
2. 0.
5 2 0.8 2 2 O11 I5 0.5 2.7
7 5
0. 2. 2.
6 2 2 0.8 O12 I6 0.5 0.5
8 7 7
0. 2. 2.
7 2 2 2 O13 I7 0.5 2.7
8 7 7
0. 0.
8 2 2 2 0.8 O14 I8 2.7 0.5
5 5
0. 0.
9 2 2 2 2 O15 I9 2.7 2.7
5 5