Está en la página 1de 2

la salida del codificador y decodificador para bajo y

alto.
APLICACIÓN DEL CODIFICADOR DE
PRIORIDAD Y EL DECODIFICADOR ANALISIS
LOGICO.
el sistema codificador/decodificador diseñado,
OBJETIVOS presentaba prioridad a la entrada del codificador, la
cual funciono correctamente permitiendo tener a la
 Usar codificadores de prioridad y
salida del codificador el número de mayor peso si es
decodificadores lógicos conectados en
que se activaban más de una entrada a la vez. Los
cascada para diseñar un sistema lógico
voltajes de salida del sistema codificador,
combinatorio codificador/decodificador de
representado como ABCD siendo este el voltaje de
mayor capacidad. Esto permite adquirir el
entrada para el decodificador, estaba cercano al
suficiente nivel práctico para desenvolverse
rango permitido, para el voltaje bajo siendo 0.5 el
en cuestiones fundamentales como el diseño
voltaje mínimo a la salida, se obtuvieron valores por
de sistemas grandes usando baja capacidad.
encima tales como 0.56, 0.69… son valores
JUSTIFICACIÓN inválidos, pero teniendo en cuenta el porcentaje de
error se llegó a la conclusión que la resistencia
Este laboratorio se hizo con el fin de poner en interna del multímetro afectaba el voltaje que se
práctica el funcionamiento de un codificador y estaba midiendo, provocando estos errores bajos.
decodificador aplicado a problemas tales como de Para las salidas en alto, no se tuvo ningún
conversión de un sistema a otro (de decimal a BCD inconveniente.
para este caso). Además de estar en capacidad de
implementar un codificador o decodificador de Sin embargo, estos voltajes a la salida del
mayor capacidad a partir de menor capacidad. codificador, no presentaba problemas para tomarse
como entrada del decodificador puesto que estaban
MARCO TEÓRICO en el rango permitido ya que ninguna entrada del
MATERIALES decodificador estaba por debajo de VI H (min)=2.0 ni
por encima de VI L(max)=0.8.
 Dip switch de 10 interruptores
 Diodos LED Para los voltajes medidos a la salida del
 Circuitos integrados TTL 74LS00 decodificador, se obtuvieron los valores esperados,
 2 Codificadores 74LS148 cuando el led estaba encendido se obtuvo un valor
 2 Decodificadores 74LS138 bajo, y cuando estaba apagado, se obtuvo en valor
 12 resistencias de 75kΩ, 15kΩ, 370Ω alto, con esto se comprueban las salidas activas en
bajo.
PROCEDIMIENTO
En la salida del codificador cuando no se tenía
Durante la práctica se ejecutó la prueba de prioridad
ninguna entrada activada idealmente debería ser
a la entrada del codificador, activando más de una
todas las salidas en bajo, esto no se ve a la salida del
entrada a la vez, teniendo como resultado a la salida
codificador (todas en bajo excepto D), pero a la
solo la entrada de mayor peso. Luego se ejecutó la
salida del decodificador sí. Esto se debe a que la
prueba de habilitación de la entrada del
salida D se tomó de la salida selectora de grupo de
decodificador, activando una de las entradas de
U2, es decir D era GS2 entonces para esta condición
habilitación y desactivando la otra con los
de entrada estaría “encendida”. Pero para el
interruptores, como resultado se obtuvo la
decodificador, la salida D que viene siendo una
habilitación del decodificador para una entrada en
entrada para el decodificador y se conecto a una
bajo y la otra en alto. Después se midió el voltaje en
entrada de habilitación activa en bajo obteniendo
como resultado la condición “todas las salidas en
bajo” mencionada anteriormente.

CONCLUSIONES

 Por medio de las conexiones en cascada se


puede obtener una mayor capacidad en un
sistema codificador o decodificador.
 Es importante la entrada de prioridad en un
codificador puesto que en ocasiones se
puede activar más de una entrada a la vez y
esto no generara problemas a la salida,
simplemente se tomara el número de mayor
peso.
 Es útil tener un sistema de habilitación/des
habilitación para un decodificador, por
ejemplo, mediante dos interruptores para
controlar cuando o no funcione el
decodificador.
 Es importante que se cumpla el rango de
voltajes de entrada establecidos tanto para
bajo como para alto, para no tener una
respuesta invalida a la salida del codificador
o decodificador.

BIBLIOGRAFÍA:

Bibliografía
Wakerly, John F. Diseño digital: Principios y
prácticas. Pearson educación, 2001

Tocci, Ronald J. Sistemas digitales, principios y


aplicaciones/por Ronald J. Tocci. 1985.

También podría gustarte