Está en la página 1de 5

.

Tarea 3-Fundamentos de electrónica digital

Miguel Sanchez Barreto


Cod:___________________
Samuel De Horta
Cod: 1007744523
Álvaro José Nieves
Cod:________________
Nelson Manuel Rojas
Cod:_________________

3 PALABRAS CLAVES
RESUMEN: En el presente laboratorio se ha
colocado el reto a los estudiantes de implementar un
contador de 0 a 99 (ascendente) con la condición de  Miguel Sánchez Barreto
que en 0 se prende un led y en 99 se apaga, para el
desarrollo es necesario tener bien claros los conceptos FLIP-FLOP JK: El flip flop es el nombre común que se le
de FLIP-FLIP JK y saber utilizar el decodificador BCD da a los dispositivos de dos estados (biestables), que
74LS47 para poder visualizar el conteo en números sirven como memoria básica para las operaciones de
decimales y no en binario. lógica secuencial. Los Flip-flops son ampliamente
usados para el almacenamiento y transferencia de datos
digitales y se usan normalmente en unidades llamadas
PALABRAS CLAVE: FLIP-FLOP JK, integrado «registros», para el almacenamiento de datos numéricos
75ls47, compuertas lógicas. binarios.

Integrado TTL 74LS47: Es un decodificador y


1 INTRODUCCIÓN controlador BCD a siete segmentos con salidas de
colección abierta (open-collector outputs). Sus circuitos
Hacer este laboratorio es bastante importante en la incorporan líder automático y / o de control del borde de
formación de un futuro ingeniero, ya que acá adquiere salida de supresión de cero (RBI \ RBO y \).
los conocimientos de máquinas de estados (al menos de
forma introductoria), además que empieza a entender Compuertas lógicas: es un dispositivo electrónico con
como es que funcionan las maquinas secuenciales, la una función booleana u otras funciones como sumar o
necesidad de la generación de señales de reloj y la restar, incluyen o excluyen según sus propiedades
forma más básica de almacenamiento de datos (en FLIP lógicas. Se pueden aplicar a tecnología electrónica,
FLOP), por lo que se va a entender lo básico de la eléctrica, mecánica, hidráulica y neumática.
arquitectura de maquinas como computadores, celulares
entre muchas otras máquinas.  Samuel De Horta
Multiplexor estándar MSI
2 Marco teórico Las dimensiones de los multiplexores MSI (integración a
escala media) comercialmente disponibles están
FLIP FLOP JK limitadas por el número de terminales disponibles en un
Dispositivos biestables que sirven como memoria básica paquete Cl poco costoso. El multiplexor más
para las operaciones de lógica secuencial. son comúnmente usado viene en paquetes de 16 terminales.
ampliamente usados para el almacenamiento y Entre ellos tenemos el 74LS151,
transferencia de datos digitales y se usan normalmente
en unidades llamadas “registros”, para el
almacenamiento de datos numéricos binarios, El FLIP Tiempos de Propagación
FLOP J-K es una mezcla entre el FLIP FLOP S-R y el Es el valor medio aritmético de los tiempos de retardo de
FLIP FLOP T. A diferencia del FLIPFLOP RS, en el apagado y de encendido, estos tiempos están dados por
caso de activarse ambas entradas a la vez, la salida la diferencia del 50% del flanco de ascenso de la señal
adquiere el estado contrario al que tenía. (Departamento de entrada al 50% del flanco de ascenso de la señal de
de electrónica Universidad de Sevilla, 2005) salida.

Demultiplexores estándar MSI


Un decodificador binario con una entrada de habilitación,
que sirve como la entrada de datos, puede usarse como
demultiplexor; por lo tanto puede usarse el 74LS139

1
.

como un demultiplexor de 4 salidas y 2 bits y un 4 MAPAS CONCEPTUALES


74LS138 puede usarse como un demultiplexor de 8
salidas y 1 bit.

 Álvaro José nieves


Conmutación: Se relaciona con los cambios de estado
de dispositivos.

Frecuencia: Magnitud que mide la cantidad de


repeticiones que puede tener un suceso por unidad de
tiempo

Saturación: se refiere al estado de un circuito


amplificador que suministra tensión de salida próxima a
la que le alimenta.

 Nelson Manuel rojas


Multiplexor: o selector de datos es un conmutador  Miguel Sánchez Barreto
digital; encauza datos de una de n fuentes a su salida.
En los multiplexores típicos comercialmente disponibles,
n = 1, 2, 4, 8 ó 16 y b = 1, 2 ó 4. Hay s entradas que
seleccionan de entre n fuentes, así que s = log 2 n. Una
entrada de habilitación EN le permite al multiplexor
"hacer su trabajo". Cuando EN = 0, todas las salidas son
cero.
Por brevedad a un multiplexor se le llama, a menudo,
mux

Temporizador 555: este circuito es altamente estable


capaz de producir retardos exactos y oscilación. En el
modo de operación de retardo (como monoestable), el
tiempo se controla en forma precisa por un resistor
externo y un capacitor. Para operación astable como un
oscilador, la frecuencia y la frecuencia útil se controlan
en forma exacta por 2 resistores externos y un capacitor

Contadores Binarios  Samuel De Horta


Existen dos clases de contadores binarios:
 Asíncronos: en este tipo de contador la salida
del biestable (flip-flop) sirve como señal de
entrada para el siguiente flip-flop.
 Síncronos: en ellos todos flip-flops (FF) se
disparan en forma simultánea (paralela) por
medio de los pulsos de reloj.

Ambos tipos de contadores pueden ser implementados


con los distintos tipos de biestables: Tipo D, R-S, J-K.

2
.

ELECTRONICA
ELECTRONICA DIGITAL
DIGITAL Y
Y COMPONENTES.
COMPONENTES.

Existen
Existen dispositivos
dispositivos para
para

CONTADORES COMPARADORES CODIFICADORES MULTIPLEXORES


CONTADORES COMPARADORES CODIFICADORES MULTIPLEXORES

Es
Es un Es
Es un Es
SE
SE COMPONEN
COMPONEN DE
DE un un Es un
un
COMPONENTES
COMPONENTES
LÓGICOS
LÓGICOS CIRCUITO CIRCUITO
CIRCUITO
CIRCUITO CIRCUITO DIGITAL
ELECTRÓNICO
ELECTRÓNICO COMBINATORIO
COMBINATORIO CIRCUITO DIGITAL
Su
Su función
función es
es
Pueden Cuenta
Cuenta con
Pueden ser
ser con posee
posee
CONTEO
CONTEO DE
DE
IMPULSOS
IMPULSOS NUMERO
ELECTRICOS ANALOGOS
ANALOGOS DIGITALES NUMERO
DIGITALES VARIAS
ELECTRICOS DETERMINADO DE
DETERMINADO DE VARIAS ENTRADAS
ENTRADAS
ENTRADAS
ENTRADAS
El
El computo
computo se
se realiza
realiza en
en
SIRVEN
SIRVEN PARA
PARA
Lleva
Lleva su
su valor
valor lógico
lógico
CODIGO
CODIGO BINARIO
BINARIO Solo tienen genera
Solo tienen genera

COMPARAR DETERMINAR
DETERMINAR
COMPARAR A
Existen LA SEÑAL Un código A SU
SU UNICA
UNICA SALIDA
SALIDA
Existen varios
varios tipos
tipos 2 SEÑALES.
2 SEÑALES. LA SEÑAL
MAYOR
El
El estado
estado Un código
MAYOR lógico 1
1 de
de varios
varios
lógico bits
bits
555 7485 74193 Dispositivos
555 7485 74193 Dispositivos que
que se
se pueden
pueden
Como multiplexar
Como el
el Diferente
Que
Que depende
depende de
de
multiplexar
Diferente a
a
Display
Display
74HC85 La
La entrada
entrada excitada
excitada
74HC85
Las
Las leyes
leyes booleanas
booleanas

 Álvaro José nieves  Miguel Sánchez Barreto


 Samuel De Horta

 Alvaro jose Nieves


 Nelson Manuel rojas

5 Evidencias de entrega de aportes


6 circuito grupo par

Para los grupos pares se ha puesto la condición de crear


un circuito contador de 0 a 99 prendiendo un led en 0 y
apagándolo en 99, el programa utilizado para su
desarrollo es CIRCUITMAKER 2000, ya teniendo claro lo
que se pide se propone el siguiente circuito:

3
.

Para que esto funcione es menester colocar el modo de


simulación en digital, tal como se indica en la siguiente
imagen.

El bit menos significativo corresponde al FLIP FLOP JK


Básicamente el circuito se trata de 2 contadores que van ubicado en el costado izquierdo y va aumentando hasta
de 0 a 9, hay un contador de unidades y un contador de tener el más significativo al otro costado, el arreglo de
decenas, para el contador de unidades se ha decido FLIP FLOP se resetea cada vez que llega a 9, luego, la
utilizar 4 FLIP FLOP JK con arreglos lógicos para limitar salida se conecta a un decodificador BCD 74 ls47 el cual
el conteo de 0 a 9 y no de 0 a 15 como se tienen en un es creado con la intención de poder visualizar los
contador de 4 bits normalmente, el montaje con los FLIP números de forma decimal en un 7 segmentos, por lo
FLOPS es el siguiente: que existen 2 7 segmentos, uno para los unidades y otro
para las decenas.
Para contar las decenas se ha decidido utilizar el
integrado 74ls190 el cual precisamente se puede
encontrar como un contador de decenas, este contador
funciona de tal forma que cada vez que le entra un pulso
aumenta en 1 su cuenta, su funcionamiento es igual que
al arreglo utilizado con los 4 FLIP FLOP en cascada que
necesitan de la señal de reloj para hacer la transición,
entonces, se coloca una AND entre la salida del bit más
significativo y el menos significativo del contador de
unidades ya que solo se produce un 1 cuando ambos
están en 1 y eso pasa cuando se tiene un 9, luego ese
integrado 74ls190 esta conectado a otro decodificador
74ls47 al igual que en las unidades, pero está vez para
poder ver las decenas.

Como se pide prender un led en 0 y apagarlo en 99 se


utiliza el mismo principio que se uso para generar los
pulsos para el contador de las decenas, se toman los bit
menos significativos y más significativos hacia una and

4
.

de 4 entradas con una salida negada, así se puede - Texas Instruments N.D, datasheet LM555 Timer
prender el led solamente cuando tanto las unidades founded in:
como las decenas estén en 9, que es lo mismo a tener el http://www.ti.com/lit/ds/symlink/lm555.pdf
número 99.
- Motorola N.D, datasheet preset table
BCD/decade UP/down counter 4 bit 74ls192 74
ls 193, found in :
https://html.alldatasheet.com/html-
pdf/5680/MOTOROLA/74LS193/258/1/74LS193
.html
- Philips, December 1990, datasheet 74hc85,
found in :
https://www.futurlec.com/74HC/74HC85.shtml
- O'Regan, Gerard (2008). A brief history of
computing. Springer. p. 33. ISBN 978-1-84800-
083-4.
- Guisa, Torres, José Luis. Electrónica digital,
Instituto Politécnico Nacional, 2005. ProQuest
Ebook Central,
Si no se negara la salida se tendría la condición http://ebookcentral.proquest.com/lib/unadsp/det
colocada para los grupos impares. ail.action?docID=3192086.
- Guisa, Torres, José Luis. Electrónica digital,
7 CONCLUSIONES Instituto Politécnico Nacional, 2005. ProQuest
- Se logro implementar el contador de 0 a 99, se Ebook Central,
hizo de tal forma que se puede comparar la http://ebookcentral.proquest.com/lib/unadsp/det
implementación con FLIP FLOP y lo que ail.action?docID=3192086.
simplifica un contador de decenas, por lo que
mientras más “puro” se requiere un proyecto
aún más elementos se necesitan.
- Aunque, en esta ocasión resulto más sencillo
utilizar una AND de 4 entradas para la cuestión
del led en vez de comparador 74hc85.
- Existen muchísimas maneras de dar con el
objetivo propuesto, se pudo haber hecho
solamente con FLIP FLOP y con otro tipo de
FLIP FLOP, sin embargo, el trabajo de
proponer el circuito lógico que delimita el
conteo de 0 a 9 con FLIP FLOP requiere de un
proceso previo del planteamiento de mapas de
Karnaugh y de la proposición de maquinas de
Mealy finitas, los cuales son temas que aún no
se han explicado en el curso.

8 Bibliografía

- Departamento de electrónica Universidad de


Sevilla, 2005, recuperado de :
https://www.dte.us.es/docencia/etsii/gii-
is/circuitos-electronicos-digitales/grupo-
5/Tema6-CircuitosSecuencialesSincronos.pdf

- Leyva, G. (2015). Circuitos lógicos digitales:


manual de prácticas de laboratorio. pp.71-77-
83.
- José, G. (2010). Electrónica digital. [N.p.]:
Instituto Politécnico Nacional. pp.26-93- 37.

También podría gustarte