Está en la página 1de 2

Lógica Digital

Laboratorio No 3. Diseño de Lógica Secuencial

Para la problemática propuesta se debe realizar lo siguiente:

1) Especificar el sistema (diagrama de estados) indicando la clase de máquina de estado.


2) Determinar la cantidad y tipo de Flip Flops a utilizar.
3) Asignar los valores a los estados.
4) Determinar las entradas y salidas.
a) Entrada de sincronía reloj
b) Entradas combinacionales
c) Salidas combinacionales
d) Salidas registradas (FF)
5) Construir una tabla de estados / salida.
6) Construir y diseñar la lógica de salida y del estado siguiente (mapas de Karnaugh)
7) Construir y diseñar la memoria (lógica secuencial)
8) Descripción y simulación en VHDL ó esquemático con componentes MSI.
9) Incluir una fotografía cada circuito implementado.
10) Resultados obtenidos y análisis.
11) Conclusiones.
12) Referencias Bibliográficas.

Señal de Alerta

Diseñe un sistema secuencial usando una máquina de estados como el control de una señal de
alerta, la cual consta de tres luces en forma de triángulo llamadas L0, L1 y L2. Se requieren dos
secuencias diferentes que son seleccionadas por medio de un botón S, de manera que:
a) Ambas parten de condiciones iniciales en donde todas las lámparas están apagadas.
b) Si S = 0, ocurrirá la secuencia uno (A, B, C, A, B, C) repetidamente

c) Si S = 1, sucederá la secuencia dos (X, Y, Z, X, Y, Z) repetidamente


NOTA: Cuando usted cambia el selector S en medio de una secuencia, las luces continuarán con
la secuencia actual hasta terminar (C o Z) encendiendo todas las luces, posteriormente regresará
a condiciones iniciales; de ahí en adelante seguirá con la secuencia que fue seleccionada,
correspondiendo al nuevo valor de S.

También podría gustarte