Está en la página 1de 7

Prctica 1: Compuertas lgicas Electrnica Digital - ITHUA

Prctica No. 1
Compuertas lgicas
OBJETIVOS:

Reafirmar los conocimientos obtenidos en clase acerca de las compuertas


lgicas, obtener tablas de verdad de manera prctica, disear circuitos
simples sin simplificacin de funciones booleanas, etc.

Familiarizar al alumno con las hojas de datos (Datasheet) de los circuitos


integrados que contienen compuertas lgicas (C.I.74LS32, C.I.74LS08,
C.I.74LS04, etc.).

Implementar circuitos fsicos simples de las compuertas lgicas OR, AND,


NOT, NOR, NAND, X-OR y X-NOR.

Implementacin de circuitos combinacionales a partir de las compuertas


lgicas bsicas y exclusivas.

Implementar de manera fsica un probador lgico y as entender a plenitud


su funcionamiento en los circuitos lgicos.

INTRODUCCIN:

Los circuitos digitales lgicos operan en modo binario, de manera que cada
entrada o salida de voltaje representa un 1 o un 0 lgico. Esta caracterstica de
los circuitos lgicos nos permite utilizar el algebra booleana como herramienta de
diseo y anlisis de sistemas digitales.
Las compuertas lgicas son los elementos fundamentales en el diseo,
desarrollo y anlisis de circuitos digitales, tanto combinatorios como secuenciales,
puesto que a partir de ellas se pueden generar las funciones booleanas bsicas,
suma (OR), multiplicacin (AND) y negacin (NOT), adems de algunas otras
funciones exclusivas o especiales que tambin resultan de gran ayuda en el
desarrollo de sistemas digitales. En las compuertas lgicas solo son reconocibles
niveles de voltaje bajo L (Low = 0) y alto H (High = 1), lo anterior es definido
segn la tecnologa de circuitos integrados (TTL o CMOS) que se est utilizando.

El comportamiento de cualquier sistema o circuito digital se puede


representar de manera tabular mediante Tablas de verdad, en el caso de las
compuertas lgicas no son a excepcin, por tanto, las compuertas lgicas son en
s un circuito digital prediseado y adaptado en encapsulados prefabricados, sin
embargo todos deben seguir el comportamiento de las funciones booleanas en
base a las que fueron diseados.

1
Ing. Josu Abraham Acosta Espinoza Departamento de Metalmecnica.
Prctica 1: Compuertas lgicas Electrnica Digital - ITHUA

Figura 2.1 (Compuertas lgicas bsicas; a) NOT, b) AND,


c) OR, d) NAND, e) NOR, f) X-OR y g) X-NOR)

Probador lgico.

Un probador lgico es un dispositivo manual que, en general, resulta


barato, tiene forma de pluma, y se utiliza para determinar el nivel lgico en
cualquier punto del circuito en que se conecte la punta del probador. Unos
indicadores luminosos (tipo LED generalmente) en el cuerpo del probador indican
cuando la punta del mismo est en nivel lgico alto o bajo. Un conmutador
posibilita configurarlo para los diferentes niveles lgicos tales como TTL o CMOS.
Los circuitos del probador estn en el interior del mismo con un cable en su parte
posterior utilizado para la conexin a la fuente de C.D. del circuito bajo test.

2
Ing. Josu Abraham Acosta Espinoza Departamento de Metalmecnica.
Prctica 1: Compuertas lgicas Electrnica Digital - ITHUA

Figura 2.2 (Figura bsica de un probador lgico)

MATERIAL Y EQUIPO EMPLEADO:

Cantidad Descripcin
1 C.I.74LS04 (NOT)
1 C.I.74LS32 (OR)
1 C.I.74LS08 (AND)
1 C.I.74LS00 (NAND)
1 C.I.74LS02 (NOR)
1 C.I.74LS86 (X-OR)
1 Transistor 2N2222A equivalente
1 Display de 7 segmentos (nodo comn)
6 Resistencias de 3.9 K
10 Resistencias de 470
9 Resistencias de 330
1 Resistencia de 27
1 Resistencia de 680
10 Leds
2 Microinterruptores (1P 1T)
1 Tableta experimental
1 Fuente de alimentacin (5 Vcd)
1 Multmetro

DEARROLLO EXPERIMENTAL:

1.- Implemente fsicamente las compuertas lgicas con los C.I.


correspondientes, y compruebe experimentalmente las tablas de verdad de cada
una de ellas (con salida lgica y salida en voltaje), utilice los diagramas de la figura
2.2.

3
Ing. Josu Abraham Acosta Espinoza Departamento de Metalmecnica.
Prctica 1: Compuertas lgicas Electrnica Digital - ITHUA

A B Salida S(V)
A Salida S(V) 0 0
0 0 1
1 1 0
1 1

A B Salida S(V) A B Salida S(V)


0 0 0 0
0 1 0 1
1 0 1 0
1 1 1 1

4
Ing. Josu Abraham Acosta Espinoza Departamento de Metalmecnica.
Prctica 1: Compuertas lgicas Electrnica Digital - ITHUA

A B Salida S(V) A B Salida S(V)


0 0 0 0
0 1 0 1
1 0 1 0
1 1 1 1

A B Salida S(V)
0 0
0 1
1 0
1 1

Figura 2.3 (Diagramas elctricos de las compuertas lgicas,


con las tablas de verdad de cada una)

5
Ing. Josu Abraham Acosta Espinoza Departamento de Metalmecnica.
Prctica 1: Compuertas lgicas Electrnica Digital - ITHUA

2.- Implemente el circuito de la figura 2.3 y obtenga su tabla de verdad


experimental.

Figura 2.4 (Circuito combinacional experimental)

3.- Sustituya con compuertas NAND (C.I. 47LS00) el circuito de la figura


2.4, dibuje el diagrama correspondiente, implemente el circuito y constate que la
tabla de verdad de ambos circuitos resulta idntica.

4.- Implemente el circuito resultante de la funcin lgica


= ( + ) + ( + ), despus redisee e implemente el circuito con
lgicas NAND y NOR. Por ltimo obtenga la tabla de verdad resultante de los 3
circuitos.
A B C D Salida S(V)
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1

6
Ing. Josu Abraham Acosta Espinoza Departamento de Metalmecnica.
Prctica 1: Compuertas lgicas Electrnica Digital - ITHUA

5.- Implemente el siguiente circuito probador lgico considere que el


display de 7 segmentos es del tipo nodo comn (conectado de manera comn a
Vcc).

Figura 2.5 (Circuito Probador lgico)

6.- Con el circuito probador lgico implementado en el paso anterior,


pruebe los nodos 1, 2, 3, 4 y 5 del circuito del paso 2 en la figura 2.4
.

A B C D N1 N2 N3 N4 N5
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1

7
Ing. Josu Abraham Acosta Espinoza Departamento de Metalmecnica.

También podría gustarte