Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Conexiones Con Varios Transistores
Conexiones Con Varios Transistores
ANALGICOS Y DIGITALES
5 B ELECTRNICA
2010
1. EL AMPLIFICADOR DARLINGTON
La conexin en cascada de dos transistores bipolares, segn se muestra en la figura 1, se
denomina conexin Darlington o transistor compuesto y es utilizada cuando se desea una
ganancia de corriente elevada y adems una alta impedancia de entrada en la configuracin
emisor comn.
Ai =
Io
I +I
I E1 I E 2
= C1 C 2 =
+
I B1
I B1
I B1
I B1
(1)
A continuacin hallamos:
I E 2 I E 2 I B 2 I E1
2
=
2010
5 B Electrnica
Figura 2.- Uso de reflexin para determinar la impedancia de entrada de una configuracin Darlington.
Sin embargo,
hie =
m VT (hfe + 1)
, por lo que (considerando m = 1):
I EQ
Zi =
Recordando que
VT (hfe + 1) VT (hfe + 1)
+
I EQ1
I EQ 2
I EQ 2
(hfe + 1)
ecuacin anterior:
2. EL AMPLIFICADOR CASCODO
Se denomina amplificador cascodo a la conexin serie de dos transistores tal como se
muestra en la figura 3.
2010
5 B Electrnica
V DC = I BQ 2 ri + V BE + I CQ1 R + VOC
Pero si
VOC = 0 tenemos:
VDC
I CQ1
hfe
ri 0,7 = I CQ1 R
2010
5 B Electrnica
El efecto del circuito sobre las componentes de seal, lo analizaremos sobre el esquema
lineal equivalente de la configuracin (figura 5) donde es evidente que, en condiciones ideales,
es decir, si la impedancia interna de la fuente de corriente e impedancia de carga RL, son
ambas infinitas, la tensin de salida es igual a la tensin de entrada.
Considerando una impedancia de carga real finita, la atenuacin aumenta segn disminuye
la relacin:
Vo
RL hfe
=
Vi ri + hie + (R + RL ) hfe
2010
5 B Electrnica
3. EL AMPLIFICADOR DIFERENCIAL
El amplificador diferencial es un circuito verstil que sirve como etapa de entrada para la
mayora de los amplificadores operacionales como as tambin para una amplia gama de
circuitos.
En la figura 6 est representada la configuracin bsica. El esquema indica que el circuito
tiene dos entradas, v1 y v2 , y tres salidas, vo1 , vo 2 y vo1 vo 2 . La importancia del amplificador
diferencial estriba en el hecho de que las salidas son proporcionales a la diferencia entre las
dos seales de entrada, como vamos a ver. As pues, el circuito se puede utilizar para
amplificar la diferencia entre las dos entradas o amplificar una sola entrada conectando
simplemente a masa la otra.
Vamos a suponer que el amplificador diferencial que vamos a analizar en est seccin se
supone que est fabricado en una pastilla o chip. Cuando este es el caso, podemos suponer
que los transistores Q1 y Q2 son idnticos y por lo tanto que existe una simetra perfecta entre
ambas mitades del circuito.
vd = v2 v1
2010
5 B Electrnica
Esta es la tensin de entrada del modo diferencial. Para completar necesitamos un trmino
que designe el valor medio de las tensiones de entrada, que llamaremos
va . Resulta cmodo
va =
Puesto que
va
v2 + v1
2
vd
2
v
v1 = va d
2
v2 = va +
Por estas expresiones vemos que las tensiones de entrada pueden ser expresadas en
funcin de una tensin de entrada de modo comn y una tensin de entrada de modo
diferencial.
En las aplicaciones usuales del amplificador diferencial, la entrada de modo diferencial es la
seal deseada que se amplifica mientras la entrada de modo comn debe ser suprimida o
rechazada y por lo tanto no es amplificada. Las definiciones anteriores nos permiten analizar
directamente el circuito en funcin de estas entradas de modo comn y de modo diferencial y
concentrarnos en los parmetros importantes del amplificador diferencial. Para fines de ensayo
podemos calcular fcilmente seales de entrada que son totalmente de modo comn o
totalmente de modo diferencial. Por ejemplo, si v1 = v 2 , la entrada de modo diferencial es cero
y la entrada de modo comn es simplemente
entrada de modo comn es cero, mientras que la entrada de modo diferencial es:
vd = 2 v2 = 2 v1 .
3.2 SANLISIS DEL PUNTO DE REPOSO Q
Cuando estudiamos las etapas individuales de un amplificador vimos que la recta de carga
(de c.a o de c.c) defina completamente la curva de funcionamiento del circuito de colector
dentro de los lmites de variacin de la seal de entrada. Esta curva se mantiene como lnea
recta cuando el circuito contiene solamente resistencias y fuentes de tensin. Ahora estamos
en una situacin diferente; tenemos dos seales de entrada. Cada transistor funcionar dentro
de una regin de las caractersticas del colector a la que corresponden valores mximo y
mnimo de las dos seales de entrada. A continuacin determinaremos los confines de la
regin de funcionamiento; esto nos conducir a expresiones que se pueden utilizar para
asegurar que estos confines aseguren un funcionamiento lineal en el margen previsible de
variacin de las seales de entrada. El anlisis se realiza mejor en funcin de las entradas de
modo diferencial y de modo comn definidas anteriormente.
Usualmente cuando deseamos determinar el punto Q de un amplificador, ajustamos a cero
la seal de entrada. Para el amplificador diferencial es apropiado partir del anlisis del punto Q
suponiendo que la entrada de modo diferencial es cero. Esto se consigue haciendo
simplemente que las dos entradas sean iguales; entonces tenemos que va = v1 = v2 . Con este
supuesto comenzamos observando que, gracias a la simetra del circuito, podemos separar los
emisores, intercalando una resistencia 2 R E en cada rama de emisor, como muestra la figura
2010
5 B Electrnica
7. Aplicando la segunda ley de Kirchoff al circuito original de la figura 6 podemos ver que la
tensin de emisor no ha cambiado. En efecto:
Cuando
v1 = v2 = va.
v E1 = v E 2 = i E (2 RE ) VEE
Esta tensin es justamente la misma que la tensin de emisor hallada en el circuito
separado de la figura 7.
La ecuacin de la recta de carga, que es vlida cuando
va = v1 = v2 , se halla aplicando
v a = i B RB + VBE + i E (2 RE ) VEE
Como
2010
iB =
iE
, i i y V = 0,7V , la ecuacin anterior se simplifica y queda:
(hfe + 1) E C BE
5 B Electrnica
iC
Va + V EE 0,7
RB
2 RE +
(hfe + 1)
Figura 8.- Recta de carga de modo comn en que se muestra el punto Q cuando
variacin del punto Q cuando vara
va = 0
y la
hie
. Esta impedancia est en serie con 2 R E , que
(hfe + 1)
negativo va ,min con la entrada en modo diferencial igual a cero. Hay que sealar que se aplica
la misma recta de carga a cada transistor, puesto que la corriente de colector de cada uno es la
misma en tanto que las tensiones de entrada sean iguales, independientemente del valor de
v a . Como las corrientes de colector son las mismas y el circuito es simtrico, las tensiones de
colector sern idnticas y la tensin de salida vo1
colector v o1 y
2010
vo 2
5 B Electrnica
v2 = v1 =
vd
. En este caso la entrada de modo comn es nula y
2
vd
v
y v1 = d , vemos que cuando v 2
2
2
aumenta, tambin aumenta la corriente de emisor i E 2 y cuando v1 disminuye, tambin
v2 =
disminuye la corriente
circula en
CE1 = RC iC1
Visto de otra manera:
vce1 = RC ic1
vCE 2 = RC iC 2
vce 2 = RC ic 2
Las ecuaciones anteriores son las correspondientes a la recta de carga de modo diferencial
1
.
RC
vo1 = Ad vd Aa va
y
donde
vo 2 = Ad v d Aa v a
Ad , ganancia de modo diferencial, es:
Ad =
2010
RC
2
hib +
RB
(hfe + 1)
5 B Electrnica
10
RC
2 R E + hib +
RB
(hfe + 1)
vd y no depende
Aa = 0 , RC tendra que
ser infinita. Con el fin de medir la desviacin con respecto al ideal, se utiliza una cantidad
denominada relacin de rechazo de modo comn (RRMC). Se define como la relacin entre la
ganancia de modo diferencial y la ganancia de modo comn.
Ad
Aa
RRMC =
Utilizando las ecuaciones anteriores nos queda:
RB
hfe
RRMC =
R
2 hib + B
hfe
2 R E + hib +
RRMC
2 R E >> hib +
RB
, entonces:
hfe
RE
hib +
RB
hfe
RRMC >>
va
vd
2010
5 B Electrnica
11
2010
5 B Electrnica
12